cpld/fpga 文章 進入cpld/fpga技術(shù)社區(qū)
基于FPGA的電渦流緩速器控制系統(tǒng)
- 摘 要:本文提出了一種基于FPAG芯片的控制系統(tǒng)設(shè)計方案。系統(tǒng)中利用FPGA狀態(tài)機高效地控制ADC進行信號采集。在FPGA中搭建的模糊控制器通過對勵磁電流的連續(xù)調(diào)節(jié),實現(xiàn)了恒速、恒轉(zhuǎn)矩和恒流等控制策略。 關(guān)鍵詞:電渦流緩速器;FPGA;狀態(tài)機;模糊控制 引言 電渦流緩速器的工作原理基于電磁感應(yīng)理論。作為一種輔助制動裝置,其減少了主制動裝置的機械摩擦,既提高了壽命,又提高了車輛行駛的安全性、經(jīng)濟性和舒適性,越來越受到汽車制造廠家的青睞。但是,由于汽車領(lǐng)域?qū)崟r性要求較高,且模糊控制算法
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 電渦流緩速器 FPGA 狀態(tài)機 MCU和嵌入式微處理器
ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測中的應(yīng)用
- 工業(yè)控制中往往需要完成多通道故障檢測及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù)。故利用ARM芯片與FPGA相結(jié)合來擴展檢控通道是一個非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實現(xiàn)方法。 各部分功能簡介 圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 ARM7 FPGA
使用ISE設(shè)計工具優(yōu)化FPGA的功耗
- 自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。 降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設(shè)備等新興市場之門的關(guān)鍵。 Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應(yīng)用計算機輔助設(shè)計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。 CM
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Xilinx FPGA ASIC
Actel推動最低功耗FPGA進入便攜式顯示屏領(lǐng)域
- Actel公司宣布繼續(xù)專注于新興的高增長便攜式應(yīng)用市場,并推出專為液晶顯示 (LCD) 控制應(yīng)用設(shè)計的靈活的低功耗方案。新推出的IGLOO視頻演示板、帶有LCD面板的LCD適配器板、IGLOO視頻演示工具 (IVDK) 以及顯示相關(guān)的參考設(shè)計,都充分利用了該公司領(lǐng)先業(yè)界的5µW Actel IGLOO FPGA 的優(yōu)勢。Actel預(yù)期這三款產(chǎn)品將會吸引便攜及手持式消費電子、工業(yè)、醫(yī)療、汽車及軍用設(shè)備等對功耗敏感的產(chǎn)品設(shè)計人員,用于其中小型 LCD 顯示設(shè)備中。 隨著個人媒體播放器、M
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Actel FPGA LCD MCU和嵌入式微處理器
做FPGA設(shè)計時需注意的一些關(guān)鍵問題
- 不管你是一名邏輯設(shè)計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵設(shè)計問題。不過,你不必獨自面對這些挑戰(zhàn),因為在當(dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會面對這些問題,而且他們已經(jīng)提出了一些將令你的設(shè)計工作變得更輕松的設(shè)計指導(dǎo)原則和解決方案。 I/O信號分配 可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對的FPGA在信號分配方面也具有最復(fù)
- 關(guān)鍵字: FPGA 設(shè)計 問題 其他IC 制程
基于AVR的VGA顯示和激光打印系統(tǒng)
- 摘要:用ATMEGA128單片機結(jié)合CPLD實現(xiàn)了對VGA顯示器和激光打印機的控制,完成了在VGA顯示器上實時顯示字符和圖形的功能,并控制激光打印機實現(xiàn)了屏幕信息的打印輸出。本設(shè)計克服了單片機系統(tǒng)顯示和打印功能薄弱的缺點,為擴大其應(yīng)用范圍奠定了基礎(chǔ),同時也為其他嵌入式系統(tǒng)的信息輸出提供了一種解決方案。 關(guān)鍵詞:VGA控制器;PCL命令語言;激光打??;CPLD 隨著集成電路制造技術(shù)的不斷發(fā)展,MCU、ARM、DSP等微控制器、微處理器的性能急劇提高,但是輸出功能,尤其是顯示和打印功能仍然比較薄弱
- 關(guān)鍵字: VGA控制器 PCL命令語言 激光打印 CPLD MCU和嵌入式微處理器
Xilinx和Brilliant電信推出基于FPGA的電信級時序(Timing)解決方案
- 賽靈思公司和Brilliant 電信公司日前宣布:針對下一代有線和無線網(wǎng)絡(luò)推出業(yè)界第一個基于FPGA的電信級時序(Timing)解決方案。這一聯(lián)合開發(fā)的解決方案為下一代通信網(wǎng)絡(luò)設(shè)計人員提供了第一個嵌入式可編程解決方案,該方案具有無與倫比的靈活性、現(xiàn)場可升級能力和定制化能力。通過將時序功能集成到賽靈思FPGA器件中,這一解決方案可顯著降低成本。在賽靈思Virtex™ 或 Spartan™ FPGA中實現(xiàn)的這一解決方案以兩款知識產(chǎn)權(quán)(IP)內(nèi)核—NGNTime 和 FemtoTim
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 賽靈思 Brilliant FPGA MCU和嵌入式微處理器
基于CPLD的電池管理系統(tǒng)雙CAN控制器的設(shè)計
- 電池管理系統(tǒng)是混合動力汽車中重要的電子控制單元,具有保障電池正常、可靠和高效工作的作用,是電池與用電設(shè)備之間的橋梁。在研制以及批量生產(chǎn)過程中都需要對其內(nèi)部控制參數(shù)進行離線或在線匹配標(biāo)定,而電池管理系統(tǒng)需要采集和處理大量的數(shù)據(jù),本文選用TMS320LF2407作為標(biāo)定用CAN控制器。作為電動汽車上的一個CAN節(jié)點,需要接收整車發(fā)來的CAN消息來執(zhí)行對外部繼電器、風(fēng)扇以及電池等器件的控制命令,本文選用SJA1000。 雙CAN硬件電路和CPLD邏輯設(shè)計 雙CAN硬件電路設(shè)計 TMS320
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 CAN CPLD 電池管理 MCU和嵌入式微處理器
一種基于FPGA的準(zhǔn)單輸入調(diào)變序列生成器設(shè)計
- 1.引言 隨著集成電路復(fù)雜度越來越高,測試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測試方法的研究顯得非常突出。目前在測試源的劃分上可以采用內(nèi)建自測試或片外測試。內(nèi)建自測試把測試源和被測電路都集成在芯片的內(nèi)部,對于目前SOC級的芯片測試如果采用內(nèi)建自測試則付出的硬件面積開銷則是很大的,同時也增加了芯片設(shè)計的難度:因此片外測試便成為目前被普遍看好的方法。由于FPGA具有可重構(gòu)的靈活性,利用FPGA來作為測試源實現(xiàn)片外測試就是一種非常有效的手段。 由于偽隨機模式測試只需要有限個數(shù)的輸入向量便
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 FPGA 序列生成器 Verilog HDL MCU和嵌入式微處理器
Altera新的MAX IIZ CPLD在便攜式應(yīng)用中實現(xiàn)了零功耗
- Altera公司宣布新的零功耗MAX® IIZ CPLD進一步擴展了其低功耗可編程邏輯解決方案產(chǎn)品組合,該器件是專門針對解決便攜式應(yīng)用市場的功耗、封裝和價格限制而設(shè)計開發(fā)的。和相競爭的傳統(tǒng)宏單元CPLD相比,MAX IIZ器件具有6倍的密度和3倍的I/O資源優(yōu)勢,以相同甚至更低的功耗滿足了設(shè)計人員對各種功能的需求,同時大大降低了電路板面積。MAX IIZ器件為業(yè)界最流行的CPLD系列增加了零功耗和超小型封裝型號,使手持式設(shè)備和其他便攜式應(yīng)用能夠充分發(fā)揮CPLD的諸多優(yōu)勢——包括靈活性、產(chǎn)品快速
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 Altera CPLD MAX MCU和嵌入式微處理器
基于FPGA的串行Flash擴展實現(xiàn)
- 1 引言 FPGA憑借其方便靈活、可重復(fù)編程等優(yōu)點而日益被廣泛應(yīng)用;閃速存儲器(Flash Memory)以其集成度高、成本低、使用方便等優(yōu)點,在眾多領(lǐng)域中也獲得了廣泛應(yīng)用。在現(xiàn)代數(shù)字電路設(shè)計中。經(jīng)常需要保存大量數(shù)據(jù),而Flash存儲速度快、體積小、功耗低且價格低廉,可在線電擦寫,信息在掉電后不會丟失,因此成為設(shè)計人員的首選。 2 M25P80的介紹 Flash是一種具有電可擦除的可編程ROM,可以分為兩大類:并行Flash和串行Flash。并行Flash存儲量大,速度快;而串行Fl
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 FPGA Flash 串 MCU和嵌入式微處理器
地面數(shù)字電視符號與載波同步的FPGA實現(xiàn)
- 1 引言 中國于2006年8月頒布了數(shù)字電視的地面廣播標(biāo)準(zhǔn)GB20600-2006,成為繼美國ATSC、歐洲D(zhuǎn)VB-T、日本ISDB-T之后又一重要的地面數(shù)字電視廣播的國家標(biāo)準(zhǔn)。GB20600-2006中對中國數(shù)字電視地面?zhèn)鬏?DigitalTerrestrial Television Broadcasting,DTTB)系統(tǒng)傳輸?shù)膸Y(jié)構(gòu)、信道編碼和調(diào)制作了具體的規(guī)定。其中幀結(jié)構(gòu)的基本單元——信號幀采用了循環(huán)擴展的時域幀頭結(jié)構(gòu),即在每3780個符號的幀體前加入一定長度的經(jīng)循環(huán)擴展后的偽隨機序列作
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 數(shù)字電視 FPGA 載波 MCU和嵌入式微處理器
基于AD7892SQ和CPLD的數(shù)據(jù)采集系統(tǒng)的設(shè)計
- 引 言 本系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計了一個多路信號采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語言Verilog HDL編程,通過采用CPLD使數(shù)據(jù)采集的實時性得到提高。 1 硬件設(shè)計 針對多路信號的采集,本系統(tǒng)采用4/8通道ADG508A模擬多路復(fù)用器對檢測的信號進行選擇,CMOS高速放大器LF156對選中的信號進行放大,AD7892SQ實現(xiàn)信號的A/D轉(zhuǎn)換,CPLD完成控制功能。電路如圖1所示。
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機 AD7892SQ CPLD 數(shù)據(jù)采集 MCU和嵌入式微處理器
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
