在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    <address id="qec3z"><var id="qec3z"><center id="qec3z"></center></var></address>

      <span id="qec3z"><code id="qec3z"></code></span>
    • <dfn id="qec3z"></dfn>
      <ruby id="qec3z"><thead id="qec3z"><noscript id="qec3z"></noscript></thead></ruby>
      <label id="qec3z"></label><dfn id="qec3z"><var id="qec3z"></var></dfn>
        首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> cpld/fpga

        【從零開始走進(jìn)FPGA】 LCD1602 Hello World

        •   前面說過,在C,C++等語言學(xué)習(xí)中,“Hello World”將會是第一個學(xué)習(xí)的代碼,但是在FPGA中由于電路驅(qū)動的復(fù)雜性,與單片機(jī)雷同,我們無法在電腦上實(shí)現(xiàn)“Hello World”的顯示,而必須依靠相關(guān)硬件。因此我們不得不在一定的基礎(chǔ)上,才能講解關(guān)于LCD1602字符液晶的驅(qū)動,以及Hello World的顯示。   雷同于前面MCU按鍵消抖動移植代碼,此處也可以移植MCU LCD1602驅(qū)動代碼。本例程不是Bingo原創(chuàng),是按照網(wǎng)友“
        • 關(guān)鍵字: FPGA  LCD1602  

        結(jié)合FPGA與DSP的仿人假手控制系統(tǒng)設(shè)計

        •   仿人假手作為肢殘患者重獲人手功能的主要對象,具有重大的社會需求。理想的假手應(yīng)具有人手的仿生特征,主要體現(xiàn)在假手構(gòu)造、控制方式與環(huán)境感知3個方面,但由于其有限的體積和復(fù)雜的傳感器系統(tǒng),對控制系統(tǒng)提出了更高的要求。   現(xiàn)有的控制系統(tǒng)有外置式和內(nèi)置式兩種。外置式控制系統(tǒng)多用于研究型假手,如Cyber Hand,Tokyo Hand,Vanderbilt Hand等,這種控制系統(tǒng)主要用于算法、方案的驗(yàn)證,在殘疾人應(yīng)用上推廣意義較小。內(nèi)置式控制系統(tǒng)在研究型假手和商業(yè)型假手上均有應(yīng)用,其中研究型假手控制系統(tǒng),
        • 關(guān)鍵字: FPGA  DSP  

        駿龍科技最新物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案擴(kuò)展Altera MAX 10 FPGA的應(yīng)用

        •   領(lǐng)先的技術(shù)分銷商駿龍科技有限公司發(fā)布了基于Altera MAX® 10的“Mpression Odyssey(奧德賽)”物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案。Altera的MAX® 10 FPGA在低成本、單芯片、瞬時上電的可編程邏輯器件中提供了先進(jìn)的處理能力,駿龍科技推出的產(chǎn)品進(jìn)一步驗(yàn)證了MAX® 10 FPGA的卓越性能,并進(jìn)一步豐富了Altera公司的工業(yè)解決方案。   “Mpression Odyssey(奧德賽)”開發(fā)套件是一
        • 關(guān)鍵字: 駿龍科技  Altera  FPGA  

        一種基于FPGA的OLED顯示系統(tǒng)

        •   針對LCD顯示屏溫度適應(yīng)性差、可視角度小、LCD的通用驅(qū)動電路實(shí)現(xiàn)的對比度較低等缺點(diǎn),采用OLED作為顯示器件,設(shè)計并實(shí)現(xiàn)了一種使用FPGA驅(qū)動OLED的顯示系統(tǒng)。采用PIC16F690單片機(jī)作為微處理器控制整機(jī)時序,利用FPGA進(jìn)行視頻信號處理,完成格式轉(zhuǎn)換、色空間處理以及隔行轉(zhuǎn)逐行操作,最終實(shí)現(xiàn)驅(qū)動顯示。系統(tǒng)的測試結(jié)果表明,該方案不僅能顯著提高畫面對比度,而且能穩(wěn)定顯示監(jiān)控圖像,為后繼功能的拓展提供了平臺。   一種基于FPGA的OLED顯示系統(tǒng).pdf
        • 關(guān)鍵字: FPGA  OLED  

        基于FPGA的OLED真彩色動態(tài)圖像顯示的實(shí)現(xiàn)

        •   作為第3代顯示器,有機(jī)電致發(fā)光器件(Organic Light Emitting Diode,OLED)由于其主動發(fā)光、響應(yīng)快、高亮度、全視角、直流低壓驅(qū)動、全固態(tài)以及不易受環(huán)境影響等優(yōu)異特性,具有LCD無法比擬的優(yōu)點(diǎn),在手機(jī)、個人電子助理(PDA)、數(shù)碼相機(jī)、車載顯示、筆記本電腦、壁掛電視以及軍事領(lǐng)域都具有廣闊的應(yīng)用前景,因而得到了業(yè)界廣泛的關(guān)注。OLED發(fā)展至今,已經(jīng)由最初的單色發(fā)展到現(xiàn)在的全彩,與此同時對驅(qū)動電路也提出了更高的要求,由最初的無灰階單色靜態(tài)驅(qū)動,到彩色動態(tài)驅(qū)動。   目前,OLE
        • 關(guān)鍵字: FPGA  OLED  

        FPGA是什么

        •   FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA——工作原理   FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic
        • 關(guān)鍵字: FPGA  Xilinx  FPGA是什么  

        FPGA是什么?

        •   導(dǎo)讀:本文系統(tǒng)講解了FPGA是什么及其結(jié)構(gòu)、原理、生產(chǎn)廠家等內(nèi)容,敬請閱讀~~ 一、FPGA是什么- -簡介   FPGA,是Field Programmable Gate Array的簡稱,中文名稱為現(xiàn)場可編程門陣列,是一種可編程器件,是在PAL(可編程邏輯陣列)、GAL(通用陣列邏輯)、CPLD(復(fù)雜可編程邏輯器件)等傳統(tǒng)邏輯電路和門陣列的基礎(chǔ)上發(fā)展起來的一種半定制電路,主要應(yīng)用于ASIC(專用集成電路)領(lǐng)域,既解決了半定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 二、FP
        • 關(guān)鍵字: FPGA  CPLD  FPGA是什么  

        基于FPGA的MIMO視頻緩存器的設(shè)計與實(shí)現(xiàn)

        •   隨著高速處理器的不斷發(fā)展,嵌入式系統(tǒng)應(yīng)用的領(lǐng)域越來越廣泛,高速大容量緩存器被廣泛應(yīng)用于音視頻系統(tǒng)中,然而專用的高速大容量緩存芯片價格過于昂貴,傳統(tǒng)SDRAM在帶寬上已經(jīng)逐漸無法滿足應(yīng)用要求,特別是對于多路數(shù)據(jù)多進(jìn)多出時,兩者都無法很好的滿足要求,這里提出一種利用雙沿隨機(jī)動態(tài)存儲器(DDR SDRAM)結(jié)合外加專用電路的設(shè)計方案。   設(shè)計應(yīng)用在基于DVB-C的EOAM調(diào)制器系統(tǒng)中,該系統(tǒng)的基本要求能夠緩存集合多路視頻TS流的千兆IP數(shù)據(jù),并對IP數(shù)據(jù)進(jìn)行多路高速分發(fā);輸入為2個千兆網(wǎng)口,輸出至RF射
        • 關(guān)鍵字: FPGA  MIMO  

        基于FPGA和虛擬儀器的DDS信號發(fā)生器的設(shè)計與實(shí)現(xiàn)

        •   信號發(fā)生器是一種常用的信號源,廣泛應(yīng)用于通信、測量、科研等現(xiàn)代電子技術(shù)領(lǐng)域。信號發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數(shù)字合成技術(shù)(DDS)。DDS 是開環(huán)系統(tǒng),無反饋環(huán)節(jié),輸出響應(yīng)速度快,頻率穩(wěn)定度高。因此直接數(shù)字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一。文中的主要內(nèi)容是采用FPGA 結(jié)合虛擬儀器技術(shù),進(jìn)行DDS 信號發(fā)生器的開發(fā)[1-2]。   1 DDS 工作原理   圖1 是DDS 基本結(jié)構(gòu)框圖。以正弦波信號發(fā)生器為例,利用DDS 技術(shù)
        • 關(guān)鍵字: FPGA  DDS  

        基于FPGA+DDS的正弦信號發(fā)生器的設(shè)計

        •   1971年,美國學(xué)者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器DDS(Direct Digitial Frequency Synthesis)[1].這是頻率合成技術(shù)的一次重大革命,但限于當(dāng)時微電子技術(shù)和數(shù)字信號處理技術(shù)的限制,DDS并沒有得到足夠的重視。隨著現(xiàn)代超大規(guī)模集成電路集成工藝的高速發(fā)展,數(shù)字頻率合成技術(shù)得到了質(zhì)
        • 關(guān)鍵字: FPGA  DDS  

        基于CPLD技術(shù)的看門狗電路設(shè)計

        •   隨著現(xiàn)代電子技術(shù)的發(fā)展,帶有各種微處理的現(xiàn)代電子設(shè)備已廣泛應(yīng)用于國民生產(chǎn)的各行各業(yè)中。但隨著設(shè)備功能越來越強(qiáng)大,程序結(jié)構(gòu)越來越復(fù)雜,指令代碼越來越長,加之現(xiàn)場工作環(huán)境的干擾,設(shè)備失控,程序“走飛”,各功能模塊“死機(jī)”的概率也同樣成倍地增加。對此,常見的解決方法是在電路設(shè)計時放置一片硬件看門狗(Watchdog)電路,其目的是在系統(tǒng)“走死”后能強(qiáng)制系統(tǒng)復(fù)位并返回初始化程序。隨著CPLD器件被廣泛應(yīng)用于各種儀器、儀表設(shè)備的設(shè)計中,而且
        • 關(guān)鍵字: CPLD  看門狗  

        基于CPLD的系統(tǒng)硬件看門狗設(shè)計

        •   引言   在以單片機(jī)、DSP等處理器為核心的數(shù)字系統(tǒng)中,看門狗是不可缺少的一部分,特別是在對可靠性要求極高的系統(tǒng)中,如箭上伺服控制器,由于箭體內(nèi)強(qiáng)弱電交叉使用,或者地面測試環(huán)境復(fù)雜多變,會產(chǎn)生諸多干擾和輻射。它們的沖擊會使CPU在執(zhí)行指令時的地址碼或操作碼發(fā)生變化,甚至將操作數(shù)作為操作碼執(zhí)行,導(dǎo)致程序跑飛。為使系統(tǒng)在規(guī)定時間內(nèi)重新正常工作,一種有效的措施是采用硬件看門狗技術(shù)。   本設(shè)計的最初思路來源:實(shí)現(xiàn)高可靠性數(shù)字伺服控制器軟、硬件看門狗的雙冗余設(shè)計要求,目前缺少軍品級國產(chǎn)化硬件看門狗器件,在
        • 關(guān)鍵字: CPLD  DSP  

        Altera加入工業(yè)互聯(lián)網(wǎng)聯(lián)盟,促進(jìn)物聯(lián)網(wǎng)全球生態(tài)系統(tǒng)

        •   Altera公司今天宣布,公司加入工業(yè)互聯(lián)網(wǎng)聯(lián)盟(Industrial Internet Consortium,IIC),這一行業(yè)協(xié)作組織旨在促進(jìn)物聯(lián)網(wǎng)(IoT)全球生態(tài)系統(tǒng)的發(fā)展。特別指出的是,Altera與聯(lián)盟成員在技術(shù)發(fā)展路線圖上一起工作,開發(fā)工業(yè)互聯(lián)網(wǎng),在這一智能設(shè)備和傳感器網(wǎng)絡(luò)上,數(shù)據(jù)通過不同的互聯(lián)協(xié)議進(jìn)行交換,增強(qiáng)了多種終端市場應(yīng)用的性能。IoT的承諾是,這一智能連接網(wǎng)絡(luò)可支持企業(yè)開發(fā)“智能” 的新業(yè)務(wù)應(yīng)用,對資產(chǎn)和業(yè)務(wù)進(jìn)行優(yōu)化、簡化,或者自動化現(xiàn)有流程。   工
        • 關(guān)鍵字: Altera  FPGA  

        便攜式醫(yī)療電子裝置的設(shè)計考慮

        •   隨著糖尿病和心臟病等嚴(yán)重疾病的發(fā)病率激增,伴隨而來的是對精確的便攜式家用患者監(jiān)測系統(tǒng)的需求,這包括膽固醇、血液情況、血壓監(jiān)測、以及其它便攜式醫(yī)療器件。而且,更重要的是裝置的使用者能夠跟進(jìn)個人測試的結(jié)果。移動電話業(yè)界的技術(shù)進(jìn)步,創(chuàng)建了相當(dāng)統(tǒng)一的標(biāo)準(zhǔn)和外形尺寸,令產(chǎn)品對消費(fèi)者的可用性及易用性大大提高。對于患者監(jiān)測設(shè)備,達(dá)到這種階段的簡化過程需要考慮很多情況。本文將借助集成電路 (IC) 在移動電話行業(yè)中取得的成功,一一列舉這些考慮因素,而更重要的是介紹能幫助此簡化過程的最新型 IC 器件。   根據(jù)移動
        • 關(guān)鍵字: USB  FPGA   

        Xilinx助力Blackmagic Design開發(fā)完整的4K攝影機(jī)片上系統(tǒng)

        •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布其全可編程器件正助力Blackmagic Design開發(fā)完整的4K攝影機(jī)片上系統(tǒng)。該器件是Blackmagic公司URSA攝影機(jī)的核心組件,URSA攝影機(jī)采用一個帶有全域快門的4K Super 35大尺寸傳感器和一個10英寸的折疊顯示屏,該Blackmagic Design Production Camera 4K(BMPC 4K)也是世界最小型的Ultra HD 4K影院級攝影機(jī)。   賽靈思
        • 關(guān)鍵字: 賽靈思  FPGA  
        共7010條 134/468 |‹ « 132 133 134 135 136 137 138 139 140 141 » ›|

        cpld/fpga介紹

        您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
        歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473