在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> cpci

            基于CPCI總線的加固計(jì)算機(jī)設(shè)計(jì)

            • 摘要:介紹了CPCI總線的概念及特點(diǎn),并介紹了用CPCI板卡CPCI-3915、MIC-3612、CBP-3206設(shè)計(jì)的加固計(jì)算機(jī)。試驗(yàn)和使用結(jié)果表明:該產(chǎn)品設(shè)計(jì)合理,工作穩(wěn)定,性能良好,性價(jià)比高,其可靠性、可維性均比以往的產(chǎn)品有了
            • 關(guān)鍵字: CPCI  總線  加固  計(jì)算機(jī)    

            基于CPCI的嵌入式單板計(jì)算機(jī)電源的設(shè)計(jì)方案

            • 嵌入式運(yùn)行速度高,系統(tǒng)較復(fù)雜,常常集成超大規(guī)模FPGA器件、DSP器件、DDR存儲器以及各種接口電路。這對電源的輸出電壓值、功耗、電壓精度、上電順序以及電源完整性提出更高的要求。這里介紹一種基于CPCI的嵌入式單板
            • 關(guān)鍵字: 電源  設(shè)計(jì)  方案  計(jì)算機(jī)  單板  CPCI  嵌入式  基于  

            CPCI總線的分布式系統(tǒng)設(shè)計(jì)應(yīng)用

            • 大規(guī)模系統(tǒng)應(yīng)采用分布式網(wǎng)絡(luò)架構(gòu),同時(shí)應(yīng)具有開放性和良好的可擴(kuò)展性,以適應(yīng)不斷變化的應(yīng)用環(huán)境和需求;系統(tǒng)中各模塊分工處理不同類型數(shù)據(jù),應(yīng)具有相對的獨(dú)立自主性,同時(shí)又在不同的層次上相互關(guān)聯(lián),能實(shí)現(xiàn)相互訪問和
            • 關(guān)鍵字: 設(shè)計(jì)  應(yīng)用  系統(tǒng)  分布式  總線  CPCI  

            一種基于VC++程序的FPGA重配置方案設(shè)計(jì)

            • 引言隨著大規(guī)模集成電路的快速發(fā)展,系統(tǒng)設(shè)計(jì)已從傳統(tǒng)的追求大規(guī)模、高密度逐漸轉(zhuǎn)向提高資源利用率,...
            • 關(guān)鍵字: FPGA  VC++  DSP  CPCI  CPLD  

            基于CPCI總線CPU主控模塊的設(shè)計(jì)與實(shí)現(xiàn)

            • 在一些惡劣環(huán)境和軍事應(yīng)用環(huán)境條件下,所應(yīng)用的計(jì)算機(jī)比普通商用計(jì)算機(jī)具有更高、更嚴(yán)的要求,提出基于CPCI總線的CPU主控模塊設(shè)計(jì)方案。該方案嚴(yán)格遵守CPCI規(guī)范,利用高性能、低功耗、集成度高的ETX PM模塊實(shí)現(xiàn)通用計(jì)算機(jī)的主板功能,采用TI公司的PCI2050B橋電路作為CPCI的接口模塊,實(shí)現(xiàn)了多級總線擴(kuò)展結(jié)構(gòu)。該設(shè)計(jì)方案簡化了設(shè)計(jì),節(jié)省了30%的研制費(fèi)用,縮短了1/2的研制周期。該模塊已經(jīng)通過艦栽的應(yīng)用測試,在-40~85℃的環(huán)境下,系統(tǒng)工作穩(wěn)定,各接口應(yīng)用正常,達(dá)到了該項(xiàng)目的技術(shù)指標(biāo)要求。
            • 關(guān)鍵字: CPCI  CPU  總線  模塊    

            基于CPCI體系的高性能監(jiān)測測向處理平臺研究

            • 摘要:提出一種新的高速并行采樣技術(shù)架構(gòu)以及基于可編程芯片技術(shù)和支持靈活配置的并行處理嵌入式硬件...
            • 關(guān)鍵字: CPCI  DSP  FPGA  Cyclone  

            基于研華CPCI總線架構(gòu)設(shè)計(jì)的實(shí)時(shí)圖像信號處理平臺

            • 摘要: 本文主要介紹了基于CPCI 總線設(shè)計(jì)的實(shí)時(shí)信號處理業(yè)務(wù)所需的一種專用設(shè)備平臺。平臺基本方案的主要部分是采用DSP+FPGA混用設(shè)計(jì)的業(yè)務(wù)板、電氣接口以及物理形狀因數(shù)。架構(gòu)設(shè)計(jì)選擇開放式的Compact PCI總線作為基
            • 關(guān)鍵字: CPCI  研華  架構(gòu)設(shè)計(jì)  實(shí)時(shí)圖像    

            基于CPCI總線多DSP系統(tǒng)的高速主機(jī)接口設(shè)計(jì)

            • 基于CPCI總線多DSP系統(tǒng)的高速主機(jī)接口設(shè)計(jì),在現(xiàn)代通信、雷達(dá)和聲納系統(tǒng)中,隨著實(shí)時(shí)處理要求的不斷提高,對數(shù)字信號處理系統(tǒng)也提出了更高的要求。板載多片高性能的DSP芯片,配合大容量的SDRAM,可以很好地滿足上述要求,并且已經(jīng)成為了數(shù)字信號處理系統(tǒng)發(fā)展的
            • 關(guān)鍵字: 主機(jī)  接口  設(shè)計(jì)  高速  系統(tǒng)  CPCI  總線  DSP  基于  

            CPCI總線在數(shù)字化電臺中的設(shè)計(jì)

            •  隨著現(xiàn)代軍事通信技術(shù)的進(jìn)步,數(shù)字化短波電臺逐步往嵌入式、模塊化的方向發(fā)展。CPCI總線作為一種新興的總線技術(shù),在短波電臺的模塊化設(shè)計(jì)上具有重要的應(yīng)用價(jià)值,可以較大程度地提高數(shù)字化短波電臺的可靠性和保障性
            • 關(guān)鍵字: 設(shè)計(jì)  電臺  數(shù)字化  總線  CPCI  電源  

            基于CPCI總線的便攜式電磁閥測試設(shè)備設(shè)計(jì)

            • 1. 前言 由于某型號電磁閥熱真空試驗(yàn)需要出廠完成,在試驗(yàn)過程中需測試閥門響應(yīng)特性,傳統(tǒng)的測試設(shè)備體積無法滿足運(yùn)輸需求,因此需要配備便于攜帶的電磁閥測試設(shè)備。 CompactPCI簡稱CPCI,中文又稱緊湊型PCI,
            • 關(guān)鍵字: CPCI  總線  便攜式  電磁閥    

            基于CPCI總線的通用FPGA信號處理板的設(shè)計(jì)

            • 隨著雷達(dá)信號處理技術(shù)的不斷發(fā)展以及現(xiàn)代國防對雷達(dá)技術(shù)的需求,系統(tǒng)對雷達(dá)信號處理的要求也越來越高,需要實(shí)時(shí)處理更加龐大的數(shù)據(jù)。先進(jìn)的雷達(dá)信號處理設(shè)備不僅要求性能高、功能多樣化,而且要求信號處理設(shè)備
            • 關(guān)鍵字: CPCI  FPGA  總線  信號處理板    

            基于CPCI總線的智能A/D,D/A模塊設(shè)計(jì)

            • A/D和D/A接口在工業(yè)控制應(yīng)用中普遍存在.這就促使了基于各種接口的A/D,D/A模塊的誕生。基于CPCI總線的A/D,D/A模塊通過CPCI總線與主機(jī)通信,通過A/D接口采集電壓信號,經(jīng)過伺服控制軟件處理,輸出模擬量驅(qū)動執(zhí)行機(jī)構(gòu)。該模塊使用DSP芯片對數(shù)據(jù)進(jìn)行實(shí)時(shí)處理,通過CPCI總線進(jìn)行快速的數(shù)據(jù)傳輸。在實(shí)際應(yīng)用中得到了可靠性、實(shí)時(shí)性等方面驗(yàn)證。
            • 關(guān)鍵字: CPCI  總線  模塊設(shè)計(jì)    

            基于CPCI總線10/100 Mb/s以太網(wǎng)卡的設(shè)計(jì)與實(shí)現(xiàn)

            • 0 引 言
              基于PCI總線的以太網(wǎng)控制器是現(xiàn)在以致將來網(wǎng)絡(luò)應(yīng)用方面的一個(gè)主要發(fā)展方向。8位ISA網(wǎng)卡目前已被淘汰,市場上常見的是16位ISA接口的10 Mb/s網(wǎng)卡,它的惟一好處就是價(jià)格低廉,適合于一些如網(wǎng)吧等要求不高
            • 關(guān)鍵字: CPCI  100  總線  以太網(wǎng)    

            基于CPCI的嵌入式系統(tǒng)的電源設(shè)計(jì)

            • 1 引言
              嵌入式系統(tǒng)廣泛應(yīng)用于控制和通信領(lǐng)域。而這些系統(tǒng)運(yùn)行速度高,系統(tǒng)較復(fù)雜,常常集成超大規(guī)模FPGA器件、DSP器件、DDR存儲器以及各種接口電路。這對電源的輸出電壓值、功耗、電壓精度、上電順序以及電源完
            • 關(guān)鍵字: 電源  設(shè)計(jì)  系統(tǒng)  嵌入式  CPCI  基于  
            共51條 3/4 « 1 2 3 4 »

            cpci介紹

              一、CPCI簡介   Compact PCI(Compact Peripheral Component Interconnect)簡稱CPCI,中文又稱緊湊型PCI,是國際工業(yè)計(jì)算機(jī)制造者聯(lián)合會(PCI Industrial Computer Manufacturer's Group,簡稱PICMG)于1994提出來的一種總線接口標(biāo)準(zhǔn)。是以PCI電氣規(guī)范為標(biāo)準(zhǔn)的高性能工業(yè)用總線。CPCI的C [ 查看詳細(xì) ]

            相關(guān)主題

            熱門主題

            CPCI總線    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473