avant fpga 文章 進入avant fpga技術社區(qū)
基于FPGA的數字日歷設計
- 基于FPGA設計數字日歷可以實現以軟件方式設計硬件的目的,無需購買專用數字芯片,從而克服了傳統(tǒng)利用多片數字集成電路設計數字日歷存在焊接麻煩、調試繁瑣、成本較高等問題。而且,基于FPGA的數字日歷與傳統(tǒng)系統(tǒng)相比,在設計靈活、開發(fā)速度、降低成本、計時精度、功能實現上都得到大幅度提升,能夠更好地滿足人們日常生活的需要。 本文介紹如何利用VHDL硬件描述語言設計一個具有年、月、日、星期、時、分、秒計時顯示功能,時間調整功能和整點報時功能的數字日歷。在QuartusⅡ開發(fā)環(huán)境下,采用自頂向下的設計方法,建
- 關鍵字: FPGA QuartusⅡ
Altera Quartus II軟件v14.1支持業(yè)界第一款具有硬核浮點DSP模塊的FPGA實現TFLOP性能
- Altera公司今天發(fā)布其Quartus II軟件v14.1,擴展支持Arria 10 FPGA和SoC——FPGA業(yè)界唯一具有硬核浮點DSP模塊的器件,也是業(yè)界唯一集成了ARM處理器的20 nm SoC FPGA。Altera最新的軟件版本可立即支持集成在Arria 10 FPGA和SoC中的硬核浮點DSP模塊。用戶現在可以選擇三種獨特的DSP設計輸入流程,DSP性能達到業(yè)界領先的1.5 TFLOPS。軟件還包括多項優(yōu)化,加速Arria 10 FPGA和SoC設計時間,提高了
- 關鍵字: Altera Quartus II FPGA
數字電源為FPGA帶來高效率
- 電源的發(fā)展方向可以歸結為三方面:一是小型化;第二是高效、高可靠性;第三是智能化或者數字化。其中數字化尤為重要。因為隨著數字負載變化,無論是手機、通信設備、工業(yè)設備、汽車等的處理器的性能大大增強了,另外其電壓數值也大大降低了。例如,以前一個FPGA的內核電壓供電是2V或者1V,現在很多FPGA的核心電壓只有0.9V或0.8V。如何確保你的電源穩(wěn)壓器能夠輸出如此低的電壓值,同時又能夠達到0.5%或者1%的電壓穩(wěn)壓精度?挑戰(zhàn)在于電壓精度越來越難實現,例如1V電壓,若達到0.5%精度,需要穩(wěn)壓的電壓值只有5m
- 關鍵字: Altera 數字電源 FPGA
LabVIEW通信系統(tǒng)設計套件徹底顛覆了軟件無線電原型開發(fā)方法
- 美國國家儀器有限公司(National Instruments,簡稱NI)作為致力于為工程師和科學家提供解決方案來應對全球最嚴峻的工程挑戰(zhàn)的供應商,今日宣布推出LabVIEW通信系統(tǒng)設計套件,該套件結合了軟件無線電(SDR)硬件和完整的軟件設計流程,旨在助力工程師開發(fā)5G系統(tǒng)原型。 過去,無線通信原型是由獨立的設計團隊使用各自的設計工具來進行開發(fā)。LabVIEW通信系統(tǒng)設計套件開發(fā)環(huán)境可幫助整個設計團隊通過統(tǒng)一的抽象表示來獲得從算法到FPGA的整體認識。該方法使得設計工程師能夠專注于創(chuàng)新而無需將
- 關鍵字: LabVIEW 無線電 FPGA
如何在FPGA中實現狀態(tài)機
- FPGA常常用于執(zhí)行基于序列和控制的行動,比如實現一個簡單的通信協(xié)議。對于設計人員來說,滿足這些行動和序列要求的最佳方法則是使用狀態(tài)機。狀 態(tài)機是在數量有限的狀態(tài)之間進行轉換的邏輯結構。一個狀態(tài)機在某個特定的時間點只處于一種狀態(tài)。但在一系列觸發(fā)器的觸發(fā)下,將在不同狀態(tài)間進行轉換。 理論上講,狀態(tài)機可以分為Moore狀態(tài)機和Mealy狀態(tài)機兩大類。它們之間的差異僅在于如何生成狀態(tài)機的輸出。Moore狀態(tài)機的輸出僅為當前 狀態(tài)的函數。典型的例子就是計數器。而Mealy狀態(tài)機的輸出是當前狀態(tài)和輸入的函
- 關鍵字: FPGA 狀態(tài)機
基于FPGA的電力諧波檢測設計
- 基于FFT算法的電力系統(tǒng)諧波檢測裝置,大多采用DSP芯片設計。DSP芯片是采用哈佛結構設計的一種CPU,運算能力很強,速度很快;但是其順序 執(zhí)行的模式限制了其進行FFT運算的速度。而現場可編程邏輯門陣列(Field Programmable Gate Array, FPGA)在近年來獲得了突飛猛進的發(fā)展,目前已成為實現數字系統(tǒng)的主流平臺之一。與DSP相比,FPGA最大的優(yōu)勢就是可以進行并行計算。在進行FFT 這類并行運算為主的算法時,采用FPGA的優(yōu)勢不言而喻。用FPGA實現FFT算法進行諧波檢測成為
- 關鍵字: Xilinx FPGA DSP
基于CPLD的LED點陣顯示控制器
- 現場可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設計方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關系,可直接對安裝在目標板上的器件編程。它易學、易用、簡化了系統(tǒng)設計,減小了系統(tǒng)規(guī)模,縮短設計周期,降低了生產設計成本,從而給電子產品的設計和生產帶來了革命性的變化。 1、系統(tǒng)結構及工作原理 LED點陣顯示控制的傳統(tǒng)方式是采用單片機或系統(tǒng)機作為CPU來實現,當系統(tǒng)顯示的信息比較多時,由于單片機的輸入/輸出端口(I/O)
- 關鍵字: CPLD LED FPGA
avant fpga介紹
您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。 創(chuàng)建詞條