EEPW首頁(yè) >>
主題列表 >>
arm+fpga
arm+fpga 文章 進(jìn)入arm+fpga技術(shù)社區(qū)
基于PXA255和JPEG壓縮算法的嵌入式視頻監(jiān)視系統(tǒng)
![](http://uphotos.eepw.com.cn/fetch/20130729/152478_1_0.jpg)
- 基于PXA255和JPEG壓縮算法的嵌入式視頻監(jiān)視系統(tǒng),1 嵌入式系統(tǒng)的硬件構(gòu)成
1.1 視頻數(shù)據(jù)采集終端
現(xiàn)場(chǎng)視頻信號(hào)的獲取采用基于PXA255的嵌入式CPU構(gòu)建的開發(fā)平臺(tái)Sitsang開發(fā)板?;赑XA255的Sitsang嵌入式開發(fā)板是一個(gè)功能強(qiáng)大的嵌入式開發(fā)平臺(tái),其CPU工作主頻為 - 關(guān)鍵字: 視頻 監(jiān)視 系統(tǒng) 嵌入式 算法 PXA255 JPEG 壓縮 基于 LINUX PX255 JPEG 視頻監(jiān)控 嵌入式 接口 驅(qū)動(dòng) ARM 軟件
基于ARM946E處理器的MP3解碼優(yōu)化設(shè)計(jì)
![](http://uphotos.eepw.com.cn/fetch/20130729/152480_1_0.jpg)
- 基于ARM946E處理器的MP3解碼優(yōu)化設(shè)計(jì),0 引 言 MP3(MPEG I Audio Layer 3)格式是基于電影專家組系統(tǒng)(Motion Picture Expert Group,MPEG)壓縮標(biāo)準(zhǔn)的一種聲音文件格式,其壓縮比根據(jù)采樣頻率、壓縮位率和聲音模式的不同而有所變化。MP3具有很高的壓縮率
- 關(guān)鍵字: 優(yōu)化 設(shè)計(jì) 解碼 MP3 ARM946E 處理器 基于 MP3 解碼器 ARM946E處理器 ARM―DSP擴(kuò)展指令 內(nèi)聯(lián)函數(shù) 匯編
賽靈思新版視頻入門套件加快視頻開發(fā)速度
![](http://editerupload.eepw.com.cn/200905/82b1afd1f83b58714eef36e0165e7ff4.jpg)
- 新版XtremeDSP 視頻入門套件(Video Starter Kit)Spartan-3A DSP FPGA Edition 2為復(fù)雜的高清晰系統(tǒng)提供了高性能開發(fā)平臺(tái)。
- 關(guān)鍵字: xilinx FPGA XtremeDSP Spartan-3A 200905
Altera開始發(fā)售Arria II GX器件
![](http://editerupload.eepw.com.cn/200905/4ccd86596b656730a25a0095f3da4394.jpg)
- 面向3-Gbps應(yīng)用提供獨(dú)特的低功耗、低成本和高性能FPGA解決方案,Altera公司今天宣布,開始發(fā)售Arria® II GX器件——第三系列40-nm FPGA產(chǎn)品。集成了收發(fā)器的Arria II GX系列結(jié)合Stratix® IV GX和Stratix IV GT FPGA以及HardCopy® IV GX ASIC,進(jìn)一步拓展了業(yè)界最全面的收發(fā)器FPGA和ASIC系列產(chǎn)品解決方案。 Arria II GX FPGA是3-Gbps收發(fā)器應(yīng)
- 關(guān)鍵字: Altera FPGA ASIC
借助創(chuàng)新電子設(shè)計(jì)平臺(tái)實(shí)現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計(jì)
- FPGA問世已經(jīng)超過(guò)20年,現(xiàn)在FPGA在復(fù)雜邏輯電路以及數(shù)字信號(hào)處理領(lǐng)域中扮演著越來(lái)越重要的角色,SoC以其低功耗、高性能、低成本、高可靠性等優(yōu)點(diǎn)成為嵌入式系統(tǒng)的發(fā)展趨勢(shì)。不過(guò),對(duì)于很多設(shè)計(jì)者來(lái)講這還是“新
- 關(guān)鍵字: FPGA 創(chuàng)新 電子 設(shè)計(jì)平臺(tái)
PCB上FPGA的同步開關(guān)噪聲分析
- 如今CMOS技術(shù)讓一塊FPGA器件可以擁有多個(gè)I/O接口。同時(shí),近幾年,低功耗已開始成為高速I/O接口的主流概念。降低功耗最有效的途徑就是降低電壓,而電壓降低就會(huì)導(dǎo)致I/O接口所允許的噪聲余量變小。因此,對(duì)FPGA用
- 關(guān)鍵字: FPGA PCB 同步開關(guān)噪聲 分析
基于FPGA的多功能信號(hào)源生成系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- 摘 要:為了滿足科研與實(shí)驗(yàn)需要,提出并實(shí)現(xiàn)了一種以FPGA和高速D/A為核心,其結(jié)構(gòu)簡(jiǎn)單,控制靈活,信號(hào)質(zhì)量高的多功能信號(hào)源生成系統(tǒng)。該信號(hào)源生成系統(tǒng)能夠?qū)崟r(shí)產(chǎn)生中心頻率在30~130 MHz的各種雷達(dá)、通信、導(dǎo)航和
- 關(guān)鍵字: FPGA 多功能 信號(hào)源 系統(tǒng)設(shè)計(jì)
具有64位數(shù)據(jù)檢糾錯(cuò)功能的FPGA模塊設(shè)計(jì)
- 摘要:星載計(jì)算機(jī)系統(tǒng)中電子器件容易受到空間環(huán)境電磁場(chǎng)的輻射和重粒子的沖擊,從而導(dǎo)致器件運(yùn)行出錯(cuò),特別是存儲(chǔ)器中數(shù)據(jù)容易出現(xiàn)錯(cuò)誤,需要具有檢糾錯(cuò)功能的電路模塊對(duì)其進(jìn)行糾正,以免造成嚴(yán)重的后果?;跐h明碼
- 關(guān)鍵字: FPGA 數(shù)據(jù) 糾錯(cuò) 模塊設(shè)計(jì)
arm+fpga介紹
您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
![備案](https://webstorage.eepw.com.cn/images/2013/index/biaoshi.gif)