在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> arm+fpga

            基于ARM嵌入式IPCamera的設(shè)計與實現(xiàn)

            • 基于ARM嵌入式IPCamera的設(shè)計與實現(xiàn),0 前言隨著社會的發(fā)展,人們對安全防范工作日益重視,監(jiān)控產(chǎn)品也從以前只在重要單位使用發(fā)展到各個領(lǐng)域都在應(yīng)用。監(jiān)控產(chǎn)品的技術(shù)也從模擬向數(shù)字和網(wǎng)絡(luò)技術(shù)發(fā)展。網(wǎng)絡(luò)監(jiān)控產(chǎn)品使用較多的是硬盤錄像機(jī),但價格比較高。
            • 關(guān)鍵字: 設(shè)計  實現(xiàn)  IPCamera  嵌入式  ARM  基于  

            一種基于ARM和FPGA的可重構(gòu)MAC協(xié)議設(shè)計

            • 一種基于ARM和FPGA的可重構(gòu)MAC協(xié)議設(shè)計,摘要:為了在實際信道條件下研究Ad Hoc網(wǎng)絡(luò)MAC協(xié)議,克服商業(yè)網(wǎng)卡芯片和理論仿真等帶來的局限性,搭建了基于ARM和FPGA相結(jié)合的硬件平臺,設(shè)計與實現(xiàn)了基于CSMA/CA的可重構(gòu)MAC協(xié)議,并進(jìn)行了仿真測試,驗證了該協(xié)議設(shè)
            • 關(guān)鍵字: 協(xié)議  設(shè)計  MAC  重構(gòu)  ARM  FPGA  基于  

            用Synplify Premier加快FPGA設(shè)計時序收斂

            • 傳統(tǒng)的綜合技術(shù)越來越不能滿足當(dāng)今采用 90 納米及以下工藝節(jié)點實現(xiàn)的非常大且復(fù)雜的 FPGA 設(shè)計的需求了。問題是傳統(tǒng)的 FPGA 綜合引擎是基于源自 ASIC 的方法,如底層規(guī)劃、區(qū)域內(nèi)優(yōu)化 (IPO,In-place Optimization) 以
            • 關(guān)鍵字: Synplify  Premier  FPGA  時序收斂    

            基于FPGA的IRIG-B(DC)碼解碼

            • 摘要:在分析了IRIG-B(DC)碼碼型特點的基礎(chǔ)上,提出了一種IRIG-B(DC)時間碼解碼的設(shè)計方法。該方法由少量外圍電路與一片現(xiàn)場可編程門陣列(FPGA)芯片組成,來實現(xiàn)對IRG-B(DC)碼的解碼、1 PPS信號輸出、實時時間顯示以
            • 關(guān)鍵字: IRIG-B  FPGA  DC  解碼    

            基于FPGA和FLASH ROM的圖像信號發(fā)生器設(shè)計

            • 摘要:以XC2V1500-FPGA為硬件架構(gòu),設(shè)計了一種圖像信號發(fā)生器,作為自適應(yīng)光學(xué)系統(tǒng)波前處理機(jī)的信號源,為波前處理機(jī)的調(diào)試和算法驗證提供支持。系統(tǒng)采用大容量的NAND型FLASH存儲數(shù)據(jù),存儲容量為1 GB。圖像數(shù)據(jù)通過
            • 關(guān)鍵字: FLASH  FPGA  ROM  圖像信號發(fā)生器    

            惠普:Windows8上市時不會售賣ARM平板

            •   身為電腦大廠的 HP 剛剛向 Microsoft/Windows RT 投下一顆震撼彈。他們的發(fā)言人 Marlene Somsak 表示,在收集了“用戶的意見”和考慮過生態(tài)統(tǒng)的利弊之後,決定在 Windows 8上市時,不會發(fā)售Windows RT 平板,即是用 ARM 晶片的平板,他們將會把焦點放在 x86版的 Windows 8 上。   他們指出 x86 架構(gòu)的生態(tài)系統(tǒng)已經(jīng)建立起來而且強(qiáng)勁,目前和短期之內(nèi)還是它才能(相對地)為用戶提供較佳的使用經(jīng)驗。另外,他們的第一部
            • 關(guān)鍵字: 惠普  平板電腦  ARM  

            采用ARM的PWM模塊的超聲波檢測系統(tǒng)的設(shè)計

            • 采用ARM的PWM模塊的超聲波檢測系統(tǒng)的設(shè)計,近年來以微電子學(xué)和計算機(jī)技術(shù)為基礎(chǔ)的信息技術(shù)飛速發(fā)展,超聲無損檢測儀器也得到了前所未有的發(fā)展動力,為了提高檢測的可靠性和提高檢測效率,研制數(shù)字化、智能化、自動化、圖像化的超聲儀是當(dāng)今無損檢測領(lǐng)域發(fā)展的
            • 關(guān)鍵字: 檢測系統(tǒng)  設(shè)計  超聲波  模塊  ARM  PWM  采用  

            單片機(jī)與FPGA實現(xiàn)等精度頻率測量和IDDS技術(shù)設(shè)計方案

            • O.引言本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來共同實現(xiàn)等精度頻率測量和IDDS技術(shù),發(fā)揮各自的優(yōu)點,使設(shè)計變得 ...
            • 關(guān)鍵字: 單片機(jī)  FPGA  頻率測量  IDDS技術(shù)  

            SoC系統(tǒng)設(shè)計--具有X86到ARM二進(jìn)制翻譯和執(zhí)行功能

            • SoC系統(tǒng)設(shè)計--具有X86到ARM二進(jìn)制翻譯和執(zhí)行功能,二進(jìn)制翻譯是一種直接翻譯可執(zhí)行二進(jìn)制程序的技術(shù),能夠把一種處理器上的二進(jìn)制程序翻譯到另外一種處理器上執(zhí)行。它使得不同處理器之間的二進(jìn)制程序可以很容易的相互移植,擴(kuò)大了硬件/軟件的適用范圍,有助于打破處理
            • 關(guān)鍵字: 二進(jìn)制  翻譯  執(zhí)行  功能  ARM  X86  系統(tǒng)  設(shè)計  具有  SoC  

            基于FPGA的運(yùn)動估計設(shè)計

            • 摘要:利用功能強(qiáng)大的FPGA實現(xiàn)視頻圖像的一種運(yùn)動估計設(shè)計,采用的搜索方法是三步搜索法。在進(jìn)行方案設(shè)計時,本文采用了技術(shù)比較成熟的VHDL語言進(jìn)行設(shè)計,并使用Quartus II軟件進(jìn)行時序仿真。由仿真結(jié)果可知,無論是
            • 關(guān)鍵字: FPGA  運(yùn)動估計    

            通信領(lǐng)域采用FPGA芯片嵌入式系統(tǒng)分析方案

            • 1.引言由于FPGA 良好的可編程性和優(yōu)越的性能表現(xiàn),當(dāng)前液晶拼接屏幕采用FPGA 芯片的嵌入式系統(tǒng)數(shù)量呈現(xiàn)迅速增加的趨勢,特別是在需要進(jìn)行大規(guī)模運(yùn)算的通信領(lǐng)域。目前FPGA 配置數(shù)據(jù)一般使用基于SRAM 的存儲方式,掉電
            • 關(guān)鍵字: FPGA  通信領(lǐng)域  嵌入式  方案    

            基于FPGA的腦機(jī)接口系統(tǒng)方案

            • 腦機(jī)接口BCI(Brain Computer Interface)是一種新穎的人機(jī)接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(jī)(計算機(jī)或其他裝置)通訊系統(tǒng)[1]。液晶面板走勢要實現(xiàn)腦機(jī)接口,必須有一種能
            • 關(guān)鍵字: FPGA  腦機(jī)接口  系統(tǒng)方案    

            基于FPGA的電梯控制器系統(tǒng)設(shè)計方案

            • 本文首先提出了一種基于有限狀態(tài)機(jī)的電梯控制器算法,然后根據(jù)該算法設(shè)計了一個三層電梯控制器,該電梯控制器的正確性經(jīng)過了仿真驗證和硬件平臺的驗證。本文的電梯控制器設(shè)計,結(jié)合了深圳信息職業(yè)技術(shù)學(xué)院的實際電梯
            • 關(guān)鍵字: FPGA  電梯控制器  系統(tǒng)設(shè)計  方案    

            單片機(jī)與FPGA在信號測試中的重要作用解析方案

            • 1 引言在學(xué)習(xí)《電子線路》、《信號處理》等電子類課程時,高校學(xué)生只是從理論上理解真正的信號特征。不能真正了解或觀察測試某些信號。而幅頻特性和相頻特性是信號最基本的特征.這里提出了基于單片機(jī)和FPGA的頻率特性
            • 關(guān)鍵字: FPGA  單片機(jī)  信號測試  方案    

            基于FPGA實現(xiàn)固定倍率的圖像縮放

            • 摘要:基于FPGA硬件實現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設(shè)計為一個單元體的循環(huán)過程,在
            • 關(guān)鍵字: FPGA  倍率  圖像    
            共10141條 376/677 |‹ « 374 375 376 377 378 379 380 381 382 383 » ›|

            arm+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條arm+fpga!
            歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473