在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> arm+fpga

            20個Nios Ⅱ的經(jīng)典設(shè)計,提供軟硬件架構(gòu)、流程、算法

            •   Nios Ⅱ嵌入式處理器是ALTERA公司推出的采用哈佛結(jié)構(gòu)、具有32位指令集的第二代片上可編程的軟核處理器, 其最大優(yōu)勢和特點是模塊化的硬件結(jié)構(gòu), 以及由此帶來的靈活性和可裁減性。本文基于Nios Ⅱ介紹20款經(jīng)典設(shè)計方案,供大家參考。   基于NiosⅡ的U盤安全控制器設(shè)計   本文針對U盤的安全隱患,分析目前較為常見的解決方法,利用SoPC技術(shù),設(shè)計實現(xiàn)了一款基于NiosⅡ處理器的U盤安全控制器。該控制器位于PC機和U盤之間,通過對U盤進行扇區(qū)級的加解密操作,將普通U盤升級為安全U盤,保證U
            • 關(guān)鍵字: ALTERA  FPGA  SoPC  

            基于NiosⅡ的直流電機PID調(diào)速控制系統(tǒng)設(shè)計與應(yīng)用方案

            •   引言   以往的直流電機調(diào)速系統(tǒng)通常采用單片機或DSP進行控制,而單片機需要使用大量的外圍電路,且系統(tǒng)的可升級性差,如更換控制器,往往要對整個軟硬件進行重新設(shè)計,可重用性不高。而采用DSP作為主要控制器,如果碰到處理多任務(wù)系統(tǒng)時,一片DSP不能勝任,這時就需要再擴展一片DSP或者FPGA芯片來輔助控制,從而實行雙芯片控制模式。但這樣做,既增加了兩個處理器之間同步和通信的負擔(dān),又使系統(tǒng)實時性變壞,延長系統(tǒng)開發(fā)時間?;谝陨洗祟悊栴},本文提出了采用Altera公司推出的NiosⅡ軟核來控制直流電機調(diào)速系
            • 關(guān)鍵字: PID  NiosⅡ  FPGA  

            基于NiosⅡ處理器的多功能計數(shù)器系統(tǒng)設(shè)計

            •   系統(tǒng)以FPGA為核心,通過對正弦信號進行濾波、放大整形后得到標準的方波,由FPGA對其頻率、周期及相位差進行測量。頻率、周期測量采用等精度測量法,其具有精度高的特點;相位差測量采用鑒相器分辨出相位差后測量其高電平所占比例測量。摒棄傳統(tǒng)的FPGA+單片機方案,利用SOPC Builder在FPGA上構(gòu)建Nios Ⅱ處理器對測量的數(shù)據(jù)進行數(shù)據(jù)處理及顯示,實現(xiàn)了頻率、周期、相位差測量的片上系統(tǒng)(SOPC),提高了系統(tǒng)的穩(wěn)定性、降低了布線難度。   基于Nios_處理器的多功能計數(shù)器系統(tǒng)設(shè)計.pdf
            • 關(guān)鍵字: NiosⅡ  多功能計數(shù)器  FPGA  

            基于NiosⅡ的1553B總線通訊模塊設(shè)計與開發(fā)

            •   自2005年9月LXI總線推出以來,已經(jīng)顯示出其組建測試系統(tǒng)的眾多優(yōu)點。基于LXI總線組建測試系統(tǒng)具有易于使用、靈活性高、模塊化和可擴縮性、實現(xiàn)更快的系統(tǒng)吞吐率、可分布式應(yīng)用、長壽命、低成本、通過IEEE1588時鐘同步、機架空間小、合成儀器等諸多優(yōu)點。   1553B總線的全名為“時分制指令/響應(yīng)式多路傳輸數(shù)據(jù)總線”,國內(nèi)多型戰(zhàn)斗機、軍艦等武器平臺都采用其作為傳輸總線。因此研制基于LXI總線的1553B通訊模塊,不僅能滿足多型武器裝備對1553B總線的測試需求,也對LXI總
            • 關(guān)鍵字: NiosⅡ  1553B  FPGA  

            解讀x86、ARM和MIPS三種主流芯片架構(gòu)

            •   指令集可分為復(fù)雜指令集(CISC)和精簡指令集(RISC)兩部分,代表架構(gòu)分別是x86、ARM和MIPS。   ARMRISC是為了提高處理器運行速度而設(shè)計的芯片體系,它的關(guān)鍵技術(shù)在于流水線操作即在一個時鐘周期里完成多條指令。相較復(fù)雜指令集CISC而言,以RISC為架構(gòu)體系的ARM指令集的指令格式統(tǒng)一、種類少、尋址方式少,簡單的指令意味著相應(yīng)硬件線路可以盡量做到最佳化,從而提高執(zhí)行速率。因為指令集的精簡,所以許多工作必須組合簡單的指令,而針對復(fù)雜組合的工作便需要由編譯程序來執(zhí)行。而CISC體系的x8
            • 關(guān)鍵字: x86  ARM  MIPS  

            ARM:移動設(shè)備驅(qū)使物聯(lián)網(wǎng)大幅成長

            •   在此次CES 2015期間,筆者與ARM行動解決方案部門總監(jiān)James Bruce進行簡單訪談。其中,James Bruce認為行動裝置依然有相當(dāng)成長動能,雖然不若幾年前主要在效能、機身厚度設(shè)計的改變讓使用者明顯感受,但行動裝置驅(qū)使人們改變生活型態(tài)的力道依然強勁,同時也認為物聯(lián)網(wǎng)將會是下一個藍海,而智慧穿戴裝置則會是相當(dāng)有趣的發(fā)展。   根據(jù)ARM行動解決方案部門總監(jiān)James Bruce表示,行動處理器至今已經(jīng)約有40倍演進成長,同時進一步驅(qū)使處理效能、繪圖表現(xiàn)增進,同時也因為制程等技術(shù)演進,也讓
            • 關(guān)鍵字: ARM  物聯(lián)網(wǎng)  

            京微雅格FPGA的仿真方法

            •   京微雅格是世界上除美國硅谷以外唯一自主研發(fā)并成功量產(chǎn)現(xiàn)場可編程邏輯(FPGA)芯片的公司,目前擁有數(shù)百項技術(shù)專利和近百款產(chǎn)品。目前,已經(jīng)有越來越多的用戶都開始使用國產(chǎn)FPGA來做自己的設(shè)計,然而在FPGA的開發(fā)過程中,免不了要對設(shè)計進行仿真。京微雅格的FPGA是支持在modelsim中進行仿真的。   京微雅格的FPGA需要在Primace軟件中進行開發(fā),為了便于客戶進行仿真設(shè)計,在Primace5.0及以上版本都支持在工程中直接調(diào)用仿真工具Modelsim。同時,也支持在modelsim中直接進行
            • 關(guān)鍵字: 京微雅格  FPGA  仿真  

            ARM:移動設(shè)備驅(qū)使物聯(lián)網(wǎng)大幅成長

            •   行動裝置本身成長相當(dāng)迅速,并且在短時間內(nèi)讓所有的人離不開智慧型手機、平板等裝置,因此,行動裝置仍持續(xù)帶動市場成長,雖然不像過往在數(shù)量上有明顯數(shù)字成長,卻是以潛移默化的形態(tài)改變?nèi)藗儭?/li>
            • 關(guān)鍵字: CES  ARM  物聯(lián)網(wǎng)  

            利用Spartan-3 FPGA實現(xiàn)高性能DSP功能

            •   Spartan-3 FPGA能以突破性的價位點實現(xiàn)嵌入式DSP功能。本文闡述了Spartan-3 FPGA針對DSP而優(yōu)化的特性,并通過實現(xiàn)示例分析了它們在性能和成本上的優(yōu)勢。   所有低成本的FPGA都以頗具吸引力的價格提供基本的邏輯性能,并能滿足廣泛的多用途設(shè)計需求。然而,當(dāng)考慮在FPGA構(gòu)造中嵌入DSP功能時,必須選擇高端FPGA以獲得諸如嵌入式乘法器和分布式存儲器等平臺特性。   Spartan-3 FPGA的面世改變了嵌入式DSP的應(yīng)用前景。雖然Spartan-3系列器件的價位可能較低,
            • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  

            意法半導(dǎo)體(ST)與米蘭理工大學(xué)通過PFGA合作開發(fā)FASTER 3D圖形應(yīng)用系統(tǒng)

            •   橫跨多重電子應(yīng)用領(lǐng)域、全球領(lǐng)先的半導(dǎo)體供應(yīng)商意法半導(dǎo)體(STMicroelectronics,簡稱ST)宣布對基于射線跟蹤 (ray-tracing) 技術(shù)的實驗性3D圖形應(yīng)用系統(tǒng)進行測試驗證。該解決方案采用一顆與現(xiàn)場可編程門陣列 (FPGA, Field-Programmable Gate Array) 相連、基于ARM®處理器的測試芯片。FASTER 研發(fā)項目以“簡化分析合成技術(shù),實現(xiàn)有效配置”為目標,是意法半導(dǎo)體與米蘭理工大學(xué) (Politecnico di Mi
            • 關(guān)鍵字: 意法半導(dǎo)體  FPGA  GPU  

            谷歌成為Intel新年強“芯”針

            •   Google Glass采用Intel芯片對雙方都有積極意義,Google Glass希望進入生產(chǎn)力工具這個廣闊的市場,采用Intel芯片將能更好地與企業(yè)系統(tǒng)相融合,而這也將為Intel洗刷去功耗高的印痕,打破ARM一統(tǒng)移動市場。
            • 關(guān)鍵字: 谷歌  ARM  Intel  

            基于Kinetis微控制器的三相電表設(shè)計

            •   1 概述   目前,高效能源管理和輸配電方面存在各種挑戰(zhàn),而嵌入式控制和集成連接功能將成為未來智能電網(wǎng)成功的關(guān)鍵,而智能三相電表是智能電網(wǎng)的終端環(huán)節(jié)和最重要的基本構(gòu)建。   飛思卡爾三相電表方案按照中國電網(wǎng)標準GB/T 17215.322-2008/ IEC 62053-22:2003設(shè)計。方案采用飛思卡爾最新的基于ARM Cortex-M0+ 內(nèi)核44引腳的Kinetis M系列,KM14作為計量芯片,其基于ARM Cortex-M0+ 內(nèi)核100引腳的Kinetis L系列,KL36作為系統(tǒng)芯
            • 關(guān)鍵字: 飛思卡爾  ARM  MCU  嵌入式  KM14  201501  

            【從零開始走進FPGA】創(chuàng)造平臺——Quartus II 11.0 套件安裝指南

            •   一、Altera Quartus II 11.0套件介紹   所謂巧婦難為無米之炊,再強的軟硬件功底,再多的思維創(chuàng)造力,沒有軟件的平臺,也只是徒勞。因此,一切創(chuàng)造的平臺——Quartus II 軟件安裝,由零開啟的世界,便從此開始。   自從Bingo 2009年開始接觸FPGA,Quartus II 版本的軟件從n年前的5.1版本到今天的最新發(fā)布的11.0,都使用過;當(dāng)然對于軟件核心構(gòu)架而言,萬變不離其宗。雖然多多少少有點bug,但這10多個版本發(fā)展到了現(xiàn)在,能看到Alt
            • 關(guān)鍵字: FPGA  Quartus II   

            零基礎(chǔ)學(xué)FPGA(七)淺談狀態(tài)機

            •   今天我們來寫狀態(tài)機。   關(guān)于狀態(tài)機呢,想必大家應(yīng)該都接觸過,通俗的講就是數(shù)電里我們學(xué)的狀態(tài)轉(zhuǎn)換圖。狀態(tài)機分為兩中類型,一種叫Mealy型,一種叫Moore型。前者就是說時序邏輯的輸出不僅取決于當(dāng)前的狀態(tài),還取決于輸入,而后者就是時序邏輯的輸出僅僅取決于當(dāng)前的狀態(tài)。下面兩個圖分別表示兩種不同的狀態(tài)機。    ?    ?   下面我們就通過代碼來寫一下狀態(tài)機,以下面的狀態(tài)轉(zhuǎn)換圖為例    ?   首先,是一種典型的狀態(tài)機寫法,這種寫法我們稱為
            • 關(guān)鍵字: FPGA  狀態(tài)機  Mealy  Moore  

            零基礎(chǔ)學(xué)FPGA(六)今天講習(xí)題

            •   習(xí)題呢,來自夏雨聞老師的那本教材,就挑幾個感覺自己做著有點難度的寫寫吧    ?   這個題呢剛開始我是沒看明白,記得書上只講了我們習(xí)慣上的用法,這種用法我是沒見過,問了下別人才知道,Verilog中一般是左高右低。第一個沒問題,第二個,input [0:2] IP,習(xí)慣上我們這樣寫 input [2:0] IP,這里兩個是等價的,即表示第0 .1 .2 三位。第三個,wire [16:23] A,也是,左高右低,表示第16.17.....22. 23位,左高右低就這樣記就好了。
            • 關(guān)鍵字: FPGA  夏雨聞  寄存器  
            共10140條 232/676 |‹ « 230 231 232 233 234 235 236 237 238 239 » ›|

            arm+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條arm+fpga!
            歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473