現(xiàn)場可編程門陣列(fpga) 文章 進入現(xiàn)場可編程門陣列(fpga)技術社區(qū)
用現(xiàn)場可編程門陣列實現(xiàn)的頻率計
- 1 引言 數(shù)字頻率計是通信設備、音、視頻等科研生產(chǎn)領域不可缺少的測量儀器。采用Verilog HDL編程設計實現(xiàn)的數(shù)字頻率計,除被測信號的整形部分、鍵輸入部分和數(shù)碼顯示部分外,其余全部在一片F(xiàn)PGA芯片上實現(xiàn)。整個系統(tǒng)非常精簡,且具有靈活的現(xiàn)場可更改性。 相比傳統(tǒng)的電路系統(tǒng)設計方法,EDA技術采用VHDL語言描述電路系統(tǒng),包括電路的結構、行為方式、邏輯功能及接口。Verilog HDL具有多層次描述系統(tǒng)硬件功能的能力,支持自頂向下的設計特點。設計者可不必了解硬件結構。從系統(tǒng)設計入手,在頂層
- 關鍵字: 嵌入式系統(tǒng) 單片機 現(xiàn)場可編程門陣列 頻率計 MCU和嵌入式微處理器
FPGA在語音存儲與回放系統(tǒng)中的應用
- 1 引言 隨著數(shù)字信號處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術中,壓縮后的語音數(shù)據(jù)有些存儲在硬盤中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語音存儲與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語音信號的數(shù)字化處理,即實現(xiàn)語音的存儲與回放。 2 系統(tǒng)總體結構 數(shù)字化語音存儲與回放系統(tǒng)的基本工作原理是將模擬語音信號通過模數(shù)轉換器(A/D)轉換成數(shù)字信號
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA 語音存儲 MCU和嵌入式微處理器
基于FPGA的32 Kbit/s CVSD語音編解碼器的實現(xiàn)
- 64 Kbit/s的A律或μ律的對數(shù)壓擴PCM編碼在大容量的光纖通信系統(tǒng)和數(shù)字微波系統(tǒng)中已得到廣泛應用,但由于占用較大的傳輸帶寬和具有復雜的成幀結構,PCM編碼不適合無線語音系統(tǒng)的應用。連續(xù)可變斜率增量(Continuously Variable Slope Delta,CVSD)調制以其較低的應用難度、成本和編碼速率,較好的語音質量廣泛應用于戰(zhàn)術通信網(wǎng)、衛(wèi)星通信、藍牙等無線語音傳輸領域。近年來FPGA不斷發(fā)展演化,并在構架方面針對DSP應用有了顯著增強。這些增強使得FPGA能夠支持各領域的眾多復雜D
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA CVSD 語音編解碼器 MCU和嵌入式微處理器
采用AVR單片機對FPGA進行配置
- Altera公司的ACEX、FLEX等系列的FPGA芯片應用廣泛,但其FPGA基于SRAM結構,決定電路邏輯功能的編程數(shù)據(jù)存儲于SRAM中。由于SRAM的易失性,每次上電時必須重新把編程數(shù)據(jù)裝載到SRAM中,這一過程就是FPGA的配置過程。FPGA的配置分為主動式和被動式。在主動模式下,F(xiàn)PGA上電后主動將配置數(shù)據(jù)從專用的EPROM(如EPC1,EPC2等)加載到SRAM中。被動模式下,F(xiàn)PGA為從屬器件,由相應的控制電路或微處理器控制配置過程,包括通過下載
- 關鍵字: 單片機 FPGA MCU和嵌入式微處理器
FPGA的堆疊封裝,欲革背板與SoC的命
- FPGA最基本的應用是橋接。隨著FPGA的門數(shù)不斷提高,雄心勃勃的FPGA巨頭們早已不滿足這些,他們向著信號處理、互聯(lián)性和高速運算方向發(fā)展。未來,F(xiàn)PGA還有望與模擬和存儲器廠商合作,做出SIP(堆疊封裝)。 最近,筆者訪問了Xilinx公司的CTO Ivo Bolsens,他說未來的FPGA一方面是在功耗、性能、價格方面進行不停地改進,未來將出現(xiàn)革命性的變化就是利用推迭封裝(SIP),一個封裝里面放多個裸片的技術,那么FPGA平臺可能就會成為一個標準的、虛擬的SoC(Virtual SoC)的
- 關鍵字: FPGA SoC MCU和嵌入式微處理器
基于FPGA的計算機防視頻信息泄漏系統(tǒng)設計
- 假如顯示終端為數(shù)字微鏡DMD(Digital MicromirrorDevice)顯示器。該顯示器將計算機每個像素點的圖像信號經(jīng)過數(shù)字光處理DLP(Digital Light Processing)后,存入SDRAM雙向緩存器,當一幀圖像接收完畢時,內部數(shù)據(jù)處理電路同時激發(fā)各像素點對應的微鏡運動,完成一幀圖像的顯示。DMD顯示器峰值數(shù)字驅動電壓不超過33.5V,電磁輻射很低,且各微鏡片同時驅動,形成相互干擾的向外輻射信號,解碼難度極大,從而使其成為無信息泄漏的顯示器。此時,視頻電纜的輻射在整個視頻通路
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA 視頻信息 MCU和嵌入式微處理器
嵌入式系統(tǒng)中從串配置FPGA的實現(xiàn)
- 本文主要論述在ARM嵌入式系統(tǒng)中如何實現(xiàn)FPGA從串配置的方法,將系統(tǒng)程序及配置數(shù)據(jù)存儲在系統(tǒng)Flash中,利用ARM的通用I/O口產(chǎn)生配置時序,省去專用的配置PROM。 文中ARM微處理器采用samsung公司的ARM7TDMI系列中的S3C4480X,F(xiàn)PGA采用xilinx 公司spartan3E系列中的XC3S100E,詳細討論FPGA的從串配置的時序,同時論述S3C4480X從串配置spartan3E系列FPGA的軟、硬件實現(xiàn)方法。實踐證明,該方法在成本、體積、靈活性上均具有優(yōu)勢
- 關鍵字: 嵌入式系統(tǒng) 單片機 嵌入式 FPGA MCU和嵌入式微處理器
在嵌入式系統(tǒng)中用FPGA進行開發(fā)的幾個發(fā)展方向
- 顧名思義,嵌入式系統(tǒng)指的是嵌入到系統(tǒng)內部的計算機系統(tǒng),是面向特定應用設計的專用計算機系統(tǒng)。 早期的嵌入式系統(tǒng)一般是以通用處理器或單片機為核心,在外圍電路中加入存儲器、功率驅動器、通信接口、顯示接口、人機輸入接口等外圍接口,再加上應用軟件,有些還加上了嵌入式操作系統(tǒng),從而構成完整的系統(tǒng)。 隨著微電子技術的進步,SoC已經(jīng)在很多應用中取代了傳統(tǒng)的以單片機為中心的架構,將很多外設和存儲器集成在一個芯片中,使系統(tǒng)的
- 關鍵字: 嵌入式系統(tǒng) FPGA MCU和嵌入式微處理器
FPGA助力高端存儲器接口設計
- 高性能系統(tǒng)設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設計師帶來了必須解決的新挑戰(zhàn)。 關鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中
- 關鍵字: FPGA 存儲器 接口 模擬IC
FPGA助力高端存儲器接口設計
- 高性能系統(tǒng)設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設計師帶來了必須解決的新挑戰(zhàn)。 關鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中心
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA 存儲器 接口 存儲器
用FPGA實現(xiàn)數(shù)據(jù)遠距離的高精度傳輸
- 1 意義 簡單的多機間數(shù)據(jù)通信在我們的設計中很普遍,一般情況下數(shù)據(jù)傳輸距離很短,不會超過百十m,因此僅采用雙絞線加RS232或RS485標準就可以有效傳輸。但有時多機之間的距離也會很遠,如我們所設計的一個氣象項目,就要求子站遍布在基站1km范圍內。因此在考慮成本、不增加很多設備的前提下,有效防止噪聲干擾,保證子站與基站的數(shù)據(jù)高精確傳輸就很重要。 通常多機短距通信中,可以在收發(fā)端加入奇校驗、累加和校驗等出錯就重發(fā)的防噪聲措施;但以上措施都只能檢錯,不能糾錯,也就是說傳輸過程
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA 數(shù)據(jù) 傳輸 MCU和嵌入式微處理器
基于FPGA的RFID系統(tǒng)解碼模塊設計
- RFID技術(radio frequency identification)是一種非接觸式智能識別技術,它通過射頻信號自動識別目標對象并獲得相關信息。整個識別過程無需人工介入,可同時識別多個對象并可以識別高速運動的物體,操作簡單,廣泛應用在車輛自動識別系統(tǒng)、物流管理與監(jiān)控、倉庫管理、門禁系統(tǒng)以及軍事等領域。 RFID系統(tǒng)由三部分組成:讀頭、天線和電子標簽,如圖1所示。 其中讀頭是整個系統(tǒng)的核心部分,控制整個識別過程中與標簽之間的通信,并提供與后臺計算機的接口。天線用來發(fā)送
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA RFID 系統(tǒng)解碼 RF IF
賽靈思推出一系列PCI Express協(xié)議解決方案
- 賽靈思公司宣布推出一系列基于賽靈思Virtex™-5 LXT FPGA的PCI Express®協(xié)議解決方案。這些解決方案包括由獨立設計服務商和IP供應商組成的賽靈思生態(tài)系統(tǒng)合作伙伴提供的軟件/驅動開發(fā)套件、參考設計以及IP。這些解決方案提供的兼容技術使用戶能夠快速進入PCI Express產(chǎn)品的開發(fā),從而加快產(chǎn)品的上市速度。這些生態(tài)系統(tǒng)解決方案由CG-CoreEl systems、Jungo和Northwest Logic公
- 關鍵字: 嵌入式系統(tǒng) 單片機 賽靈思 PCI Express FPGA 單板計算機
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473