在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

            現(xiàn)場可編程門陣列(fpga) 文章 進入現(xiàn)場可編程門陣列(fpga)技術社區(qū)

            僅有16nm還不夠,Xilinx在下一代FPGA/SoC中加入多種猛料

            •   2月底,Xilinx發(fā)布了下一代16nm產(chǎn)品特點的新聞:《Xilinx憑借新型存儲器、3D-on-3D 和多處理SoC技術在16nm繼續(xù)遙遙領先》(http://www.biyoush.com/article/270122.htm),大意是說,Xilinx新的16nm FPGA和SoC中,將會采用新型存儲器UltraRAM, 3D晶體管(FinFET)和3D封裝,Zynq會出多處理器產(chǎn)品MPSoC,因此繼28nm和20nm之后,繼續(xù)在行業(yè)中保持領先,打破了業(yè)內這樣的規(guī)則:Xilinx和競爭對手在工藝上
            • 關鍵字: Xilinx  FPGA  

            電能質量檢測與監(jiān)測分析終端設計匯總

            •   電能質量即電力系統(tǒng)中電能的質量。理想的電能應該是完美對稱的正弦波。一些因素會使波形偏離對稱正弦,由此便產(chǎn)生了電能質量問題。一方面我們研究存在哪些影響因素會導致電能質量問題,一方面我們研究這些因素會導致哪些方面的問題,最后,我們要研究如何消除這些因素,從而最大程度上使電能接近正弦波。本文為您介紹電能質量的檢測與分析儀器設計匯總。   基于STM32和ATT7022C的電能質量監(jiān)測終端的設計   本文以ARM STM32F103VE6和電表芯片ATT7022C為主構建了電能質量監(jiān)測終端,利用電表芯片A
            • 關鍵字: ARM  FPGA  NiosⅡ  

            采用Nios的電能質量監(jiān)測系統(tǒng)解決方案

            •   在電力系統(tǒng)中,要實現(xiàn)對電能質量各項參數(shù)的實時監(jiān)測和記錄,必須對電能進行高速的采集和處理,尤其是針對電能質量的各次諧波的分析和運算,系統(tǒng)要完成大量運算處理工作,同時系統(tǒng)還要實現(xiàn)和外部系統(tǒng)的通信、控制、人機接口等功能。而電能質量監(jiān)測系統(tǒng)大多以微控制器或(與)DSP為核心的軟硬件平臺結構以及相應的設計開發(fā)模式,存在著處理能力不足、可靠性差、更新?lián)Q代困難等弊端。本文將SoPC技術應用到電力領域,在FPGA中嵌入了32位NiosⅡ軟核系統(tǒng)??蓪崿F(xiàn)對電能信號的采集、處理、存儲與顯示等功能,實現(xiàn)了實時系統(tǒng)的要求。
            • 關鍵字: FPGA  NiosⅡ  

            電能質量監(jiān)測系統(tǒng)信號采集模塊控制器IP核設計

            •   隨著可編程邏輯器件的不斷進步和發(fā)展,F(xiàn)PGA在嵌入式系統(tǒng)中發(fā)揮著越來越重要的作用。本文介紹的在電能質量監(jiān)測系統(tǒng)中信號采集模塊控制器的 IP核,是采用硬件描述語言來實現(xiàn)的。首先它是以ADS8364芯片為控制對象,結合實際電路,將6通道同步采樣的16位數(shù)據(jù)存儲到FIFO控制器。當FIFO 控制器存儲一個周期的數(shù)據(jù)后,產(chǎn)生一個中斷信號,由PowerPC對其進行高速讀取。這樣能夠減輕CPU的負擔,不需要頻繁地對6通道的采樣數(shù)據(jù)進行讀取,節(jié)省了CPU運算資源。   1 ADS8364芯片的原理與具體應用  
            • 關鍵字: FPGA  信號采集  

            Xilinx將推出16nm的FPGA和SoC,融合存儲器、3D-on-3D和多處理SoC技術

            •   賽靈思公司 (Xilinx+)日前宣布,其16nm UltraScale+? 系列FPGA、3D IC和MPSoC憑借新型存儲器、3D-on-3D和多處理SoC(MPSoC)技術,再次實現(xiàn)了領先的價值優(yōu)勢。此外,為實現(xiàn)更高的性能和集成度,UltraScale+系列還采用了全新的互聯(lián)優(yōu)化技術——SmartConnect。這些新的器件進一步擴展了賽靈思的UltraScale產(chǎn)品系列 (現(xiàn)從20nm 跨越至 16nm FPGA、SoC 和3D IC器件),同時利用臺積電公
            • 關鍵字: 賽靈思  FPGA  SoC  UltraScale  201503  

            京微雅格將在 2015慕尼黑上海電子展演示多領域FPGA應用方案

            • ?????? 京微雅格(北京)科技有限公司(以下簡稱“京微雅格”)宣布將參加 3月 17 日至 19 日在上海舉行的 2015慕尼黑上海電子展?;顒悠陂g,京微雅格將展示其FPGA產(chǎn)品在多個市場領域的應用方案,包括消費電子、智能家居、金融安全、機器人、物聯(lián)網(wǎng)、汽車電子等。京微雅格展位號為半導體E3館3646,誠邀您蒞臨參觀。    ?   圖一:將在慕尼黑上海電子展期間現(xiàn)場展示的部分已量產(chǎn)芯片   FP
            • 關鍵字: 京微雅格  FPGA  

            小梅哥和你一起深入學習FPGA之實驗目錄

            •   注:帶“ * ”的表示選做,實際中根據(jù)時間和精力決定   基本外設的驅動開發(fā):?   1. 獨立按鍵消抖檢測電路模塊;   2. 4*4矩陣鍵盤消抖檢測電路模塊;   3. 7段8位數(shù)碼管驅動電路模塊;(直接FPGA驅動 和 外加74hc138譯碼器)   4. 二進制轉BCD碼模塊設計;   5. uart串口收發(fā)電路模塊;(verilog 和 VHDL)   6. IIC驅動電路模塊;(暫時沒定,會給出個24L64的驅動,也會開發(fā)一個傳感器驅動)   7.
            • 關鍵字: FPGA  串口  

            小梅哥和你一起深入學習FPGA之規(guī)范約定

            •   本規(guī)范主要是對設計流程、端口名稱、組織結構、文檔編排進行約定。本約定作用僅僅是為了使后期代碼設計和文檔編寫更加規(guī)范有序,方便自己和讀者閱讀,與公司的設計規(guī)范還差著十萬八千里,因此,望大家萬不可以小梅哥的規(guī)范作為標準。當然,小梅哥在規(guī)范約定時,也會盡量參考華為verilog規(guī)范和至芯科技的文檔編寫規(guī)范力爭做到簡潔通俗。   規(guī)范約定之設計文檔基本結構   為了將設計能夠清晰明了的介紹給大家,讓大家一看就懂,文檔編寫時會詳細包含以下內容:   一、 實驗目的   二、 實驗原理   三、 硬件設
            • 關鍵字: FPGA  狀態(tài)機  

            【從零開始走進FPGA】 基于PLD的矩陣鍵盤狀態(tài)機控制

            •   講過了獨立按鍵檢測,理所當然應該講講FPGA中矩陣鍵盤的應用了。這個思維和電路在FPGA中有所不同,在此,在此做詳細解釋,Bingo用自己設計的成熟的代碼作為案例,希望對你有用。   一、FPGA矩陣鍵盤電路圖   在FPGA中的電路,與單片機雷同,如下所示:    ?   在上電默認情況下,L[3:0] =4''b1,因為上拉了3.3V,而默認情況下H.[3:0]為低電平;一旦有某一個按鍵被按下,便是是的該路電路流向該按鍵的H,是的L檢測不到電流。因此可以通過對每一行H輸出的
            • 關鍵字: FPGA  PLD  

            零基礎學FPGA(十六)testbench很重要,前仿真全過程筆記(下篇)

            •   進入波形仿真后點擊運行按鈕即可出波形,下面我們來驗證我們的cpu代碼是否正確   大家先看兩個圖,等會小墨同學會結合這兩個圖給大家細細講解仿真過程    ?    ?    ?   我們先來看第一個過程    ?   上電后,cpu先從ROM中讀回兩個周期的數(shù)據(jù),是從ROM的0地址開始的,再對比我們之前定義好的ROM,數(shù)據(jù)讀取正確,讀回的數(shù)據(jù)的前三位是111,即指令碼JMP,后13位003c為地址碼,JMP指令是將讀回的數(shù)據(jù)
            • 關鍵字: FPGA  testbench  

            Xilinx:FPGA和SoC顛覆傳統(tǒng)控制

            •   FPGA的特點是擅長做信號的并行處理和硬件加速。Xilinx亞太區(qū)Zynq業(yè)務發(fā)展經(jīng)理羅霖認為,在電機方面,由于現(xiàn)在中高端的機器人、數(shù)控機床等會用到六軸及以上的電機,這方面基本是FPGA一統(tǒng)天下。而三軸、四軸方案有時會看到x86、DSP和FPGA方案并存。   圖1 機器人的智能控制示意圖   中國現(xiàn)在四軸方案多一些,但是未來會向中高端去做。因為現(xiàn)在中國的電子元器件加工,食品飲料生產(chǎn)線、汽車生產(chǎn)線還主要靠采購國外設備,未來會逐漸國產(chǎn)化。   “針對工廠自動化設備、高端數(shù)控機床、機
            • 關鍵字: Xilinx  FPGA  

            基于FPGA的短波通信接收機

            •   短波通信又稱高頻通信,是利用HF波段(3-30MHz)電磁波進行的無線電通信。短波通信主要靠天波傳播,可經(jīng)電離層一次或數(shù)次反射,最遠可傳至上萬里,如按氣候、電離層的電子密度和高度的日變化以及通信距離等因素選擇合適頻率,就可用較小功率進行遠距離通信。短波通信設備較簡單,機動性大,因此也適應于應急通信和抗災通信?,F(xiàn)代短波通信接收機正向著數(shù)字化、大通信帶寬方向發(fā)展。文獻[1-3]研究了短波通信的數(shù)字化實現(xiàn)方式,但其未對短波通信的大帶寬應用進行探討;文獻[4-6]研究了通信信道化算法,其對一定帶寬內的多信道高
            • 關鍵字: FPGA  接收機  

            FPGA的FIR抽取濾波器設計

            •   用FPGA實現(xiàn)抽取濾波器比較復雜,主要是因為在FPGA中缺乏實現(xiàn)乘法運算的有效結構,現(xiàn)在,F(xiàn)PGA中集成了硬件乘法器,使FPGA在數(shù)字信號處理方面有了長足的進步。本文介紹了一種采用Xilinx公司的XC2V1000實現(xiàn)FIR抽取濾波器的設計方法。   具體實現(xiàn)   結構設計   基于抽取濾波器的工作原理,本文采用XC2V1000實現(xiàn)了一個抽取率為2、具有線性相位的3階FIR抽取濾波器,利用原理圖和VHDL共同完成源文件設 計。圖1是抽取濾波器的頂層原理圖。其中,clock是工作時鐘,reset是
            • 關鍵字: FPGA  FIR  

            FPGA四大設計要點解析及應用方案集錦

            •   本文敘述概括了FPGA應用設計中的要點,包括,時鐘樹、FSM、latch、邏輯仿真四個部分。   FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內部buffer、LE、RAM構建而成,LE由LUT(查找表)和D觸發(fā)器構成,RAM也往往容量非常小?,F(xiàn)在的FPGA不僅包含以前的LE,RAM也更大更快更靈活,管教IOB也更加的復雜,支持的IO類型也更多,而且內部還集成了一些特殊功能單元,
            • 關鍵字: FPGA  FSM  時鐘樹  仿真  

            【從零開始走進FPGA】非同于MCU的獨立按鍵消抖動

            •  進入電子,無處不用到按鍵, FPGA中的按鍵消抖動更是非同一般,并針對不同情況有相應的對策。
            • 關鍵字: FPGA  MCU  按鍵消抖  
            共6410條 130/428 |‹ « 128 129 130 131 132 133 134 135 136 137 » ›|

            現(xiàn)場可編程門陣列(fpga)介紹

            您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
            歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
            關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473