在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >>  altera

            Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口

            •   Altera公司宣布,帶有嵌入式收發(fā)器的Stratix? II GX FPGA支持SERDES成幀器接口Level 5 (SFI-5)標(biāo)準(zhǔn),為高性能光通信應(yīng)用提供40至50-Gbps接口。SFI-5規(guī)范是芯片至芯片標(biāo)準(zhǔn),保證了前向糾錯(cuò)(FEC)技術(shù)、成幀器以及業(yè)界最佳光轉(zhuǎn)發(fā)器之間的通用性。硬件測試驗(yàn)證了Stratix II GX FPGA符合SFI-5標(biāo)準(zhǔn),其20個(gè)高速串行收發(fā)器通道的數(shù)據(jù)速率在600 Mbps至6.375 Gbps之間,很容易滿足SFI-5接口要求。   SFI-5光互聯(lián)論
            • 關(guān)鍵字: Altera FPGA 芯片  

            Altera發(fā)售業(yè)界容量最大的FPGA,具有340K邏輯單元

            •   Altera公司宣布開始提供業(yè)界容量最大的FPGA。Altera 65-nm Stratix? III系列的型號之一EP3SL340具有業(yè)界最大的340K邏輯單元(LE)容量,支持DDR3存儲器,接口速率超過1067 Mbps,功耗在所有的大容量、高性能邏輯器件(PLD)中是最低的。Stratix III FPGA是各類最終市場多種應(yīng)用的理想解決方案,包括通信、計(jì)算機(jī)、存儲以及軍事和航空航天等領(lǐng)域。
            • 關(guān)鍵字: Altera  FPGA  存儲器  

            三洋利用Altera Cyclone II FPGA拓展高端車載攝像功能市場

            •   Altera公司宣布,三洋電子有限公司在其CCA-BC200汽車后視倒車攝像系統(tǒng)中采用了Cyclone® II FPGA和Nios® II嵌入式處理器。Cyclone II FPGA的Nios II嵌入式處理器為三洋公司提供了高性能圖像處理解決方案,降低了廣角和偏角失真。和數(shù)字信號處理器(DSP)方案相比,單芯片F(xiàn)PGA是更緊湊、更可靠的解決方案,而前者通常需要兩個(gè)以上的器件。   CCA-BC200是業(yè)界的首款配件市場后視倒車攝像系統(tǒng)。該系統(tǒng)可以連接至所有汽車的視頻監(jiān)視系統(tǒng),對圖像
            • 關(guān)鍵字: Altera  三洋電子  CCA-BC200  MCU和嵌入式微處理器  

            45nm機(jī)遇、挑戰(zhàn)和新的協(xié)作模型

            •   Altera計(jì)劃2008年推出45nm產(chǎn)品。45nm工藝可以為客戶帶來價(jià)值,但是提高了廠商進(jìn)入的門檻,使45nm是重量級廠商才能玩得起的游戲。45nm使FPGA有更多的機(jī)會(huì)進(jìn)入ASIC領(lǐng)域,因ASIC的開發(fā)風(fēng)險(xiǎn)更高。45nm開發(fā)的三要素是:選擇正確的合作伙伴;投片的第一個(gè)硅片就可以交付給用戶;IC設(shè)計(jì)和生產(chǎn)緊密合作。   45nm芯片性能更高   從技術(shù)演化圖的發(fā)展可知,十年來,半導(dǎo)體業(yè)每兩年推出一個(gè)新的工藝節(jié)點(diǎn),這種趨勢還將繼續(xù)保持著,并向35nm、22nm節(jié)點(diǎn)推進(jìn)。其背后的驅(qū)動(dòng)力來自于成本降低
            • 關(guān)鍵字: 0712_A  雜志_市場縱橫  Altera  45nm  FPGA  MCU和嵌入式微處理器  

            Altera發(fā)售全線65nm Cyclone III FPGA

            •   Altera宣布低功耗、低成本Cyclone III系列65-nm FPGA所有8個(gè)型號的產(chǎn)品級芯片實(shí)現(xiàn)量產(chǎn)。自從2007年3月推出以來,Cyclone III系列產(chǎn)品已迅速應(yīng)用于無線、軍事、顯示、汽車和工業(yè)市場的大量客戶系統(tǒng)中。   Altera公司低成本產(chǎn)品營銷總監(jiān)Luanne Schirrmeister評論說:“作為業(yè)界首款也是唯一一款65-nm低成本FPGA系列,Cyclone III器件在數(shù)字系統(tǒng)設(shè)計(jì)中前所未有地同時(shí)實(shí)現(xiàn)了高密度、低功耗和低成本。而當(dāng)今FPGA設(shè)計(jì)人員需要的是經(jīng)過硬件測試的
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  Cyclone  III  MCU和嵌入式微處理器  

            Stratix III FPGA性能達(dá)到了533-MHz DDR3接口標(biāo)準(zhǔn)

            •   Altera公司宣布,Stratix® III FPGA的DDR3存儲器接口速率超過1067 Mbps,存儲器性能比競爭FPGA解決方案高出33%。更寬的存儲器帶寬支持新的通信、計(jì)算和視頻處理應(yīng)用,以前很難實(shí)現(xiàn)這類應(yīng)用或者需要增加存儲器塊才能實(shí)現(xiàn)。Altera的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC DDR3 SDRAM標(biāo)準(zhǔn)的FPGA,該標(biāo)準(zhǔn)包括為提高性能而制定的高性能讀寫均衡規(guī)范。   Altera高端產(chǎn)品營銷資深總監(jiān)David Greenfie
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  DDR3  MCU和嵌入式微處理器  

            Altera宣布Stratix® III FPGA的DDR3存儲器接口速率超過1067 Mbps

            •   Altera公司宣布,Stratix® III FPGA的DDR3存儲器接口速率超過1067 Mbps,存儲器性能比競爭FPGA解決方案高出33%。更寬的存儲器帶寬支持新的通信、計(jì)算和視頻處理應(yīng)用,以前很難實(shí)現(xiàn)這類應(yīng)用或者需要增加存儲器塊才能實(shí)現(xiàn)。Altera的Stratix III FPGA系列是業(yè)界唯一完全符合JESD79-3 JEDEC DDR3 SDRAM標(biāo)準(zhǔn)的FPGA,該標(biāo)準(zhǔn)包括為提高性能而制定的高性能讀寫均衡規(guī)范。   Altera高端產(chǎn)品營銷資深總監(jiān)David Greenfie
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  DDR3  存儲器  

            Altera新的MAX IIZ CPLD在便攜式應(yīng)用中實(shí)現(xiàn)了零功耗

            •   Altera公司宣布新的零功耗MAX® IIZ CPLD進(jìn)一步擴(kuò)展了其低功耗可編程邏輯解決方案產(chǎn)品組合,該器件是專門針對解決便攜式應(yīng)用市場的功耗、封裝和價(jià)格限制而設(shè)計(jì)開發(fā)的。和相競爭的傳統(tǒng)宏單元CPLD相比,MAX IIZ器件具有6倍的密度和3倍的I/O資源優(yōu)勢,以相同甚至更低的功耗滿足了設(shè)計(jì)人員對各種功能的需求,同時(shí)大大降低了電路板面積。MAX IIZ器件為業(yè)界最流行的CPLD系列增加了零功耗和超小型封裝型號,使手持式設(shè)備和其他便攜式應(yīng)用能夠充分發(fā)揮CPLD的諸多優(yōu)勢——包括靈活性、產(chǎn)品快速
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  CPLD  MAX  MCU和嵌入式微處理器  

            Altera宣布開始提供新的Cyclone III版NiosII嵌入式評估套件

            •   Altera公司宣布開始提供新的Cyclone® III版Nios® II嵌入式評估套件。Nios II評估套件是功能豐富的低成本平臺,為嵌入式設(shè)計(jì)人員提供快捷簡單的實(shí)踐方式來評估Nios II處理器、SOPC Builder系統(tǒng)設(shè)計(jì)軟件及其定制應(yīng)用軟件。   在獨(dú)特的樹脂玻璃箱中,Nios II 評估套件含有一塊Cyclone III入門電路板和觸摸屏LCD,通過屏幕觸摸,支持開發(fā)人員啟動(dòng)網(wǎng)絡(luò)和音頻圖像處理等實(shí)例應(yīng)用軟件。對于剛開始FPGA處理器設(shè)計(jì)的軟件開發(fā)人員,它還是理想的開發(fā)
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  Cyclone  Nios  II  開發(fā)工具  

            Altera攜手Synopsys為ASIC設(shè)計(jì)提供Nios II處理器內(nèi)核

            •   Altera和Synopsys宣布,Altera流行的Nios II處理器內(nèi)核可通過DesignWare Star IP包提供許可給客戶使用。這一新品擴(kuò)展了Altera現(xiàn)有的FPGA和HardCopy®結(jié)構(gòu)化ASIC產(chǎn)品供給,幫助Nios II用戶將設(shè)計(jì)移植到標(biāo)準(zhǔn)單元ASIC。Nios II處理器內(nèi)核是應(yīng)用最廣泛的FPGA處理器,其客戶群有5,000多家電子設(shè)備生產(chǎn)商,包括世界上排名靠前的OEM。   通過DesignWare Star IP包,設(shè)計(jì)人員可以使用一流Star IP供應(yīng)商開發(fā)的
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  Synopsys  Nios  II  MCU和嵌入式微處理器  

            Configuring Altera FPGAs

            Altera Programming Hardware Data Sheet

            GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

            •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計(jì)人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  PROC  FPGA  MCU和嵌入式微處理器  

            Altera面向低成本FPGA收發(fā)器設(shè)計(jì)發(fā)售Arria GX開發(fā)套件

            •   Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是帶有收發(fā)器的無風(fēng)險(xiǎn)、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計(jì)提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計(jì)人員降低了成本,節(jié)省了設(shè)計(jì)時(shí)間。系統(tǒng)設(shè)計(jì)人員可以利用該套件作為自己設(shè)計(jì)的起點(diǎn)。   Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計(jì)。它包括PCI
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  收發(fā)器  MCU和嵌入式微處理器  

            Altera面向低成本FPGA收發(fā)器設(shè)計(jì)發(fā)售Arria GX開發(fā)套件

            •   Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是唯一帶有收發(fā)器的無風(fēng)險(xiǎn)、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計(jì)提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計(jì)人員大大降低了成本,節(jié)省了設(shè)計(jì)時(shí)間。系統(tǒng)設(shè)計(jì)人員可以利用該套件作為自己設(shè)計(jì)的起點(diǎn)。   Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計(jì)。它包
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  MCU和嵌入式微處理器  
            共570條 33/38 |‹ « 29 30 31 32 33 34 35 36 37 38 »
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473