在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga

            基于FPGA的高精度同步時鐘系統(tǒng)設(shè)計

            • 摘要: 介紹了精密時鐘同步協(xié)議(PTP)的原理。本文精簡了該協(xié)議,設(shè)計并實(shí)現(xiàn)了一種低成本、高精度的時鐘同步系統(tǒng)方案。該方案中,本地時鐘單元、時鐘協(xié)議
            • 關(guān)鍵字: 測試  FPGA  

            基于NIOS II 軟核的NAND FLASH的驅(qū)動方法

            •   1. 引言  NAND FLASH被廣泛應(yīng)用于電子系統(tǒng)中作為數(shù)據(jù)存儲。在各種高端電子系統(tǒng)中現(xiàn)場可編程門陣列(FPGA)已被廣泛應(yīng)用。FPGA靈活的硬件邏輯能實(shí)現(xiàn)對NAND FLASH的讀寫操作。本文中闡述了一種基于NIOS II 軟核的NAND FLASH的驅(qū)動方法?! ?. VDNF2T16VP193EE4V25簡介  歐比特公司的VDNF2T16VP193EE4V25是一款容量為2Tb、位寬為16位的NAND FLASH,其內(nèi)部由8片基片拓?fù)涠?,其拓?fù)浣Y(jié)構(gòu)如下:  其主要特性如下:  ? 總?cè)萘?/li>
            • 關(guān)鍵字: NAND  NIOS II  FPGA  

            高性能汽車和FPGA?――共同點(diǎn)比您想象得多

            • 上世紀(jì)60年代以及70年代早期被認(rèn)為是ldquo;肌肉車rdquo;時代。這是從中端汽車設(shè)計采用大型發(fā)動機(jī)開始的。最著名的例子包括Chevelles、Fairlanes、G
            • 關(guān)鍵字: FPGA  Arria  浮點(diǎn)  OpenCL  

            萬物互聯(lián)時代,如何確保M2M通信安全?

            • 使用物理不可克隆功能(PUF)確保機(jī)器對機(jī)器通信安全目前,世界上能夠進(jìn)行機(jī)器對機(jī)器(M2M)通信的器件數(shù)量呈現(xiàn)爆炸性增長趨勢。思科公司經(jīng)常被引用的一項(xiàng)
            • 關(guān)鍵字: FPGA  SoC  加密  

            為什么大量的人會覺得FPGA難學(xué)?這些道理你都知道嗎?

            •       問:本人零基礎(chǔ),想學(xué)FPGA,求有經(jīng)驗(yàn)的人說說,我應(yīng)該從哪入手,應(yīng)該看什么教程,應(yīng)該用什么學(xué)習(xí)板和開發(fā)板,看什么書等,希望有經(jīng)驗(yàn)的好心人能夠給我一些引導(dǎo)?! ∪绻胨俪?,那就上網(wǎng)看視頻吧,這樣主要是面對應(yīng)用的,一個小時內(nèi)讓你的板子運(yùn)行起來。早期起來的快,活學(xué)活用,就是后期沒有系統(tǒng)理論支持,會有些吃力,特別是大項(xiàng)目,那完全是個悲劇。國內(nèi)做的可以的,我知道的就是周立功了,艾米電子也可以吧。這兩家都有學(xué)習(xí)板,不過后者的教程抄襲的前者的。前者功底深厚些,資金不緊張就買前者
            • 關(guān)鍵字: FPGA  CAN  

            基于重復(fù)控制的雙DSP+FPGA三相逆變器

            • 基于雙DSP+FPGA的三相逆變器的設(shè)計與實(shí)現(xiàn)三相逆變器作為現(xiàn)在一種常用的電力電子設(shè)備,對輸出電壓控制系統(tǒng)需同時實(shí)現(xiàn)兩個目標(biāo):高動態(tài)響應(yīng)和高穩(wěn)態(tài)波形精
            • 關(guān)鍵字: 控制  FPGA  

            FPGA與DSP的仿人假手控制系統(tǒng)設(shè)計

            • 仿人假手作為肢殘患者重獲人手功能的主要對象,具有重大的社會需求。理想的假手應(yīng)具有人手的仿生特征,主要體現(xiàn)在假手構(gòu)造、控制方式與環(huán)境感知3 個
            • 關(guān)鍵字: FPGA  仿人假手  

            基于DSP和FPGA的三電平逆變器快速控制方法

            • 目前,隨著電力電子技術(shù)的發(fā)展,高壓大容量電力電子變換技術(shù)應(yīng)用越來越廣泛,有進(jìn)一步延伸為我國新的生產(chǎn)力和經(jīng)濟(jì)增長點(diǎn)的趨勢,其發(fā)展前景與計算機(jī)信
            • 關(guān)鍵字: DSP  FPGA  三電平逆變器  

            基于FPGA的等效時間采樣原理的實(shí)現(xiàn)

            • 在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對寬帶模擬信號進(jìn)行數(shù)據(jù)采集和存儲,以便計算機(jī)進(jìn)一步進(jìn)行數(shù)據(jù)處理。為了對高速模擬信號進(jìn)行不
            • 關(guān)鍵字: 計算機(jī)  FPGA  

            從易到難總結(jié)幾種FPGA時序約束方法

            •   從最近一段時間工作和學(xué)習(xí)的成果中,我總結(jié)了如下幾種進(jìn)行時序約束的方法。按照從易到難的順序排列如下:  1. 核心頻率約束  這是最基本的,所以標(biāo)號為0?! ?. 核心頻率約束+時序例外約束  時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但這還不是最完整的時序約束。如果僅有這些約束的話,說明設(shè)計者的思路還局限在FPGA芯片內(nèi)部?! ?. 核心頻率約束+時序例外約束+I/O約束  I/O約束包括引腳分配位置、空閑引腳驅(qū)動方式、外部走線延時(Inpu
            • 關(guān)鍵字: FPGA  時序約束  

            基于FPGA的生物芯片掃描儀位置檢測

            • 引言生物芯片是20世紀(jì)末隨ldquo;人類基因組計劃rdquo;的研究和發(fā)展而產(chǎn)生的一項(xiàng)高新技術(shù),是人們高效地大規(guī)模獲取生物信息的有效手段。目前大部分生
            • 關(guān)鍵字: 測量  FPGA  

            基于FPGA的高壓變頻器中性點(diǎn)偏移技術(shù)的算法實(shí)現(xiàn)

            • 0 引言在高壓變頻器正常運(yùn)行過程中,如果功率單元出現(xiàn)故障,一般的實(shí)現(xiàn)方法是將此故障功率單元旁通,同時讓其它兩相相應(yīng)的功率單元也同時旁通,這樣使
            • 關(guān)鍵字: 控制  FPGA  

            高速手勢識別系統(tǒng)解決方案

            • 1設(shè)計摘要目前,研究自然化的人機(jī)交互是當(dāng)今計算機(jī)科學(xué)技術(shù)領(lǐng)域的主要研究熱點(diǎn)之一,手勢輸入作為一種自然、豐富、直接的交互手段在人機(jī)交互技術(shù)中占有
            • 關(guān)鍵字: 計算機(jī)  FPGA  

            FPGA/EPLD的自上而下(Top-Down)設(shè)計方法解析

            • FPGA/EPLD的自上而下(Top-Down)設(shè)計方法:傳統(tǒng)的設(shè)計手段是采用原理圖輸入的方式進(jìn)行的,通過調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫,在電路原理圖
            • 關(guān)鍵字: FPGA  EPLD  自上而下  

            利用FPGA實(shí)現(xiàn)的一種機(jī)載高清視頻處理模塊

            • 現(xiàn)代飛機(jī)座艙顯示技術(shù)的發(fā)展日新月異,需要顯示各種傳感器信息的數(shù)據(jù)已經(jīng)達(dá)到海量規(guī)模。飛行員在不同飛行時段獲得的信息也越來越多,為了使飛行員能夠
            • 關(guān)鍵字: 視頻  FPGA  
            共6387條 31/426 |‹ « 29 30 31 32 33 34 35 36 37 38 » ›|

            fpga介紹

            您好,目前還沒有人創(chuàng)建詞條 fpga!
            歡迎您創(chuàng)建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473