- 新型數據格式轉換的FPGA實現,引言 浮點運算作為數字信號處理中最常見的運算之一,各大EDA軟件都帶有免費的浮點運算IP核。通過對IP核的生成和例化來實現浮點運算,把FPGA設計者從繁重的代碼編寫中解脫了出來,同時可以對IP核進行功能剪裁以避免
- 關鍵字:
FPGA 實現 轉換 格式 數據 新型
- 摘要:本文針對AAL5業(yè)務,采用FPGA實現了AAL層中SAR子層功能和ATM層功能,向下提供UTOPIA主接口與物理層從接口...
- 關鍵字:
FPGA ATM SAR
- 全球可編程平臺領導廠商賽靈思公司 (Xilinx, Inc. )在 2011 年 SCTE 有線電視技術博覽會 (SCTE Cable-Tec Expo 2011)上演示了有線電視行業(yè)第一個用單個 RF 端口支持多達 160 個正交幅度調制 (QAM )信道的方案,該方案是在基于賽靈思 28nm 7 系列 FPGA上實現的。該技術對多系統(tǒng)運營商 (MSO) 通過現有有線電視前端系統(tǒng)提供更豐富的三重播放業(yè)務至關重要,同時也展示了基于 FPGA 的前端設備可以提供關鍵的器件和信號密度,滿足競爭激烈的數據和內容
- 關鍵字:
Xilinx FPGA RF
- Altera公司(NASDAQ: ALTR)今天發(fā)布FPGA和SoC FPGA的開放計算語言(OpenCL?)標準開發(fā)計劃。OpenCL標準是基于C語言的開放標準,適用于并行編程。Altera的OpenCL計劃結合了FPGA的并行能力以及OpenCL標準,實現強大的系統(tǒng)加速功能。與使用Verilog或者VHDL等底層硬件描述語言(HDL)的傳統(tǒng)FPGA開發(fā)方法相比,這一混合系統(tǒng)(CPU + FPGA,使用OpenCL標準)還具有明顯的產品及時面市優(yōu)勢。通過其OpenCL計劃,Altera與
- 關鍵字:
Altera FPGA
- Altera公司今天發(fā)布FPGA和SoC FPGA的開放計算語言(OpenCL?)標準開發(fā)計劃。OpenCL標準是基于C語言的開放標準,適用于并行編程。Altera的OpenCL計劃結合了FPGA的并行能力以及OpenCL標準,實現強大的系統(tǒng)加速功能。與使用Verilog或者VHDL等底層硬件描述語言(HDL)的傳統(tǒng)FPGA開發(fā)方法相比,這一混合系統(tǒng)(CPU + FPGA,使用OpenCL標準)還具有明顯的產品及時面市優(yōu)勢。
- 關鍵字:
Altera FPGA
- 全球可編程平臺領導廠商賽靈思公司 (Xilinx, Inc. )今天宣布,賽靈思聯盟計劃 (Xilinx Alliance Program)推出高等設計服務成員計劃,作為其設計服務成員計劃的一個重要擴展,幫助 FPGA 客戶加速新產品的開發(fā),并使其更輕松找到滿足其設計與開發(fā)需求的最佳合作伙伴。
- 關鍵字:
賽靈思 FPGA
- 引 言 眾所周知, 視覺是人類感知世界的最重要的方式, 而現實生活中的所有物質形態(tài)都是以三維空間而客觀存在。三維顯示能真正地再現客觀世界的立體空間, 提供更符合人們觀察習慣的交流方式, 有助于人們在綜合
- 關鍵字:
FPGA LED 體三維 方案
- 摘要:為了使基于FPGA設計的信號處理系統(tǒng)具有更高運行速度和具有更優(yōu)化的電路版圖布局布線,提出了一種適用于FPGA結構的改進型WALLACE TREE架構乘法器。首先討論了基于標準單元3:2壓縮器的改進型6:4壓縮器,根據FP
- 關鍵字:
WALLACE FPGA TREE 乘法器設計
- 摘要:針對目前多數的FPGA都支持浮點IP核,卻較少關注數據源獲取的問題,提出了一種數據格式轉換方法。使用VHDL語言,采用流水線處理方式將ASCII碼所表示的一定范圍內的實數轉換為單精度浮點數。經過ModelSim功能仿真
- 關鍵字:
FPGA 數據格式 方法 轉換
- 摘要:現有的遙測接收機為PCI接口,需安裝在工控機上使用,為實現設備小型化、便攜化,設計實現了小型網絡接口遙測解調模塊,可配合帶有網口的計算機使用。采用FPGA進行遙測數據的幀同步與IRIG—B時碼解調,將接
- 關鍵字:
FPGA ARM 遙測數據 網絡
- 在眾多當代應用中,嵌入式系統(tǒng)必須滿足極其苛刻的時序要求。其中之一就是啟動時間——即上電后電子系統(tǒng)進入可操作狀態(tài)所需要的時間。PCI Express產品或汽車應用中基于CAN的電子控制單元(ECU)就是具有嚴格時序要求的電子系統(tǒng)的應用實例。
- 關鍵字:
賽靈思 Xilinx FPGA
- 摘要:基于卷積碼的編譯碼原理,使用VHDL語言和FPGA芯片設計并實現了(2,1,3)卷積碼編譯碼器。其中譯碼器設計采用“截尾”的Vite-rbi譯碼算法,在支路量度計算、路徑量度和譯碼路徑的更新與存儲以及判決與
- 關鍵字:
FPGA 卷積碼 編譯碼器
fpga 介紹
您好,目前還沒有人創(chuàng)建詞條 fpga !
歡迎您創(chuàng)建該詞條,闡述對 fpga 的理解,并與今后在此搜索 fpga 的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
![備案](https://webstorage.eepw.com.cn/images/2013/index/biaoshi.gif)
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473