在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于ADSP-TS201S的圖像采集處理系統(tǒng)(05-100)

            基于ADSP-TS201S的圖像采集處理系統(tǒng)(05-100)

            —— 基于ADSP-TS201S的圖像采集處理系統(tǒng)
            作者:西安電子科技大學(xué) 項(xiàng)圣文 劉書(shū)明 時(shí)間:2009-02-20 來(lái)源:電子產(chǎn)品世界 收藏

              引言

            本文引用地址:http://www.biyoush.com/article/91486.htm

              隨著人們對(duì)實(shí)時(shí)處理要求的不斷提高和大規(guī)模集成電路的迅速發(fā)展,作為數(shù)字處理核心和標(biāo)志的數(shù)字處理器DSP芯片得到了快速的發(fā)展和應(yīng)用。它不但可以廣泛應(yīng)用于通信系統(tǒng)、圖形/圖像處理、雷達(dá)聲納、醫(yī)學(xué)信號(hào)處理等實(shí)時(shí)信號(hào)處理領(lǐng)域。就公司而言,繼16-bit定點(diǎn)ADSP21xx和32-bit浮點(diǎn)ADSP21xxx系列之后,日前又推出了TigerSHARC系列的新型器件。本文介紹使用該系列中的ADSP-TS201S芯片實(shí)現(xiàn)一個(gè)圖像采集處理系統(tǒng)的設(shè)計(jì)方案。

              系統(tǒng)總體方案

              該系統(tǒng)可以完成圖像的采集、處理和顯示,從而實(shí)現(xiàn)目標(biāo)識(shí)別與跟蹤的智能信號(hào)處理。該系統(tǒng)是對(duì)攝像機(jī)數(shù)字,模擬兩路視頻數(shù)據(jù)進(jìn)行采集,處理后通過(guò)PCI總線(xiàn)在PC機(jī)上顯示出來(lái)。整個(gè)系統(tǒng)主要由視頻信號(hào)采集、DSP圖像處理、PCI接口三個(gè)部分組成(圖1)。

              

             

             

              圖1 圖像采集處理系統(tǒng)框圖

              系統(tǒng)的各個(gè)功能模塊電路設(shè)計(jì)

              ·視頻信號(hào)采集模塊

              攝像機(jī)提供兩路視頻信號(hào):一路模擬視頻,一路數(shù)字視頻。

              模擬視頻信號(hào)經(jīng)過(guò)鉗位校正、放大后,將信號(hào)送入到A/D轉(zhuǎn)換器,再經(jīng)FPGA鎖存后將視頻信號(hào)發(fā)送給DSP1;經(jīng)視頻同步分離電路,由LM1881分離出模擬視頻的行、場(chǎng)同步信號(hào),用于控制視頻數(shù)據(jù)采集到DSP1,以便進(jìn)行圖像處理。鉗位校正、視頻同步電路如圖2所示。模擬視頻經(jīng)運(yùn)放輸入,將中心電平調(diào)到3.3V,加到A/D輸入端。A/D轉(zhuǎn)換后的數(shù)據(jù)進(jìn)入FPGA鎖存。運(yùn)放均采用公司的AD8047AR,A/D轉(zhuǎn)換器采用公司的AD9050。AD9050為10位A/D轉(zhuǎn)換器,取其高8位進(jìn)入FPGA。采樣時(shí)鐘12MHz,與數(shù)字視頻信號(hào)相同。由FPGA對(duì)48MHz時(shí)鐘四分頻產(chǎn)生。

              

             

             

              圖2 模擬視頻輸入轉(zhuǎn)換電路


            上一頁(yè) 1 2 3 下一頁(yè)

            關(guān)鍵詞: ADI 模塊 信號(hào) 圖像

            評(píng)論


            相關(guān)推薦

            技術(shù)專(zhuān)區(qū)

            關(guān)閉