在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的QPSK信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

            基于FPGA的QPSK信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

            作者:中國(guó)電波傳播研究所 高榮山 李鐵成 時(shí)間:2008-08-01 來源:中電網(wǎng) 收藏

              相位累加器位數(shù)設(shè)置為32位,系統(tǒng)時(shí)鐘120MHz,這樣可實(shí)現(xiàn)小于0.03Hz的頻率分辨率,查找表相位截取低14位。累加器進(jìn)程如下:

            本文引用地址:http://www.biyoush.com/article/86523.htm

            always@(posedge clk_2x)

            begin

            if(dds_countT ==1'b0) //dds_countT為脈沖寬度計(jì)數(shù)器,時(shí)鐘為clk_2x。

            dds_start<=1'b1;

            else

            dds_start<=1'b0;

            if(dds_stop=1'b0 && dds_stop_set=1'b0) //dds_stop是周期起停標(biāo)志,dds_stop_set是上位機(jī)控制起停標(biāo)志

            begin

            if(dds_start==1'b1 )

            case (psk)

            2'b00:dds_acc<=phase1;

            2'b01:dds_acc<=phase2;

            2'b10:dds_acc<=phase3;

            2'b11:dds_acc<=phase4;

            endcase;

            else

            dds_acc<=dds_acc + dds_freq_add;//dds_freq_add對(duì)于設(shè)置的載波頻率。

            end;

            if(dds_countT<=countF_set && dds_countT>1) // countF_set為設(shè)置的脈沖寬度對(duì)應(yīng)的數(shù)值。

            dds_addr<=dds_acc[31:18] ;

            else

            dds_addr<=14'b00000000000000;

            end;

            end;

              信號(hào)的控制實(shí)現(xiàn)

              上位機(jī)通過PCI總線實(shí)現(xiàn)信號(hào)參數(shù)的讀寫控制。因本系統(tǒng)中只需PCI實(shí)現(xiàn)信號(hào)參數(shù)的控制,數(shù)據(jù)量不大,故配置PCI9054為PCI的從目標(biāo)(Slave),C模式。

              在中實(shí)現(xiàn)參數(shù)寄存器,實(shí)時(shí)讀取PCI總線的數(shù)據(jù)并更新。本地總線的讀寫通過三態(tài)門控制。實(shí)現(xiàn)代碼如下:

            assign data_inout=(enout)? data_out:32'bzzzzzzzz;

            always@(clk)

            begin

            data_in<=data_inout;

            end

              讀寫實(shí)現(xiàn)通過狀態(tài)機(jī)程序?qū)崿F(xiàn),讀寫狀態(tài)流程圖如圖3。

             

              上位機(jī)程序設(shè)計(jì)

              上位機(jī)安裝Windows系統(tǒng),傳統(tǒng)上,PCI的驅(qū)動(dòng)通過微軟的DDK實(shí)現(xiàn)WDM驅(qū)動(dòng)程序,本設(shè)計(jì)中采用Windriver軟件,可方便地讀寫主機(jī)給PCI9054系統(tǒng)板分配的內(nèi)存及I/O資源,并可生成inf文件和基于VC等開發(fā)環(huán)境的程序文件。

            結(jié)論

              試驗(yàn)表明,以本文所介紹的方法產(chǎn)生的具有很好的性能,5MHz時(shí)連續(xù)波點(diǎn)頻的雜散SFDR達(dá)到70dB以上,輸出信號(hào)的頻率覆蓋短波波段,可達(dá)30MHz以上。在實(shí)際應(yīng)用中,還可以加上線性調(diào)頻等其他信號(hào)形式。若信號(hào)頻段在超短波以上,可用產(chǎn)生固定中頻,經(jīng)數(shù)字上變頻和DAC芯片(如AD公司的AD9857)上變頻后輸出,該方法具有很強(qiáng)的可擴(kuò)展性。


            上一頁(yè) 1 2 下一頁(yè)

            關(guān)鍵詞: FPGA 信號(hào)源 ASIC QPSK DDS

            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉