在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 用現(xiàn)場可編程門陣列實(shí)現(xiàn)的頻率計(jì)

            用現(xiàn)場可編程門陣列實(shí)現(xiàn)的頻率計(jì)

            ——
            作者: 時(shí)間:2007-10-24 來源:電聲技術(shù) 收藏

              1 引言

              數(shù)字是通信設(shè)備、音、視頻等科研生產(chǎn)領(lǐng)域不可缺少的測量儀器。采用Verilog HDL編程設(shè)計(jì)實(shí)現(xiàn)的數(shù)字,除被測信號的整形部分、鍵輸入部分和數(shù)碼顯示部分外,其余全部在一片F(xiàn)PGA芯片上實(shí)現(xiàn)。整個(gè)系統(tǒng)非常精簡,且具有靈活的現(xiàn)場可更改性。

              相比傳統(tǒng)的電路系統(tǒng)設(shè)計(jì)方法,EDA技術(shù)采用VHDL語言描述電路系統(tǒng),包括電路的結(jié)構(gòu)、行為方式、邏輯功能及接口。Verilog HDL具有多層次描述系統(tǒng)硬件功能的能力,支持自頂向下的設(shè)計(jì)特點(diǎn)。設(shè)計(jì)者可不必了解硬件結(jié)構(gòu)。從系統(tǒng)設(shè)計(jì)入手,在頂層進(jìn)行系統(tǒng)方框圖的劃分和結(jié)構(gòu)設(shè)計(jì),在方框圖一級用Ver-ilog HDL對電路的行為進(jìn)行描述,并進(jìn)行仿真和糾錯(cuò),然后在系統(tǒng)一級進(jìn)行驗(yàn)證,最后再用邏輯綜合優(yōu)化工具生成具體的門級邏輯電路的網(wǎng)表,下載到具體的FPGA器件中去,從而實(shí)現(xiàn)FPGA的設(shè)計(jì)。

              2 測量原理及總體結(jié)構(gòu)框圖

              頻率測量方法有2種。一種是測頻法,在一定時(shí)間間隔TM內(nèi)測出待測信號重復(fù)變化次數(shù)N,則被測信號的頻率為fx=N/TM。另一種方法是測周法,在被測信號的一個(gè)周期內(nèi)測出標(biāo)準(zhǔn)高頻信號fs的個(gè)數(shù)N,則被測頻率為fx=fs/N??梢姕y頻法對高頻信號有較高的測量精度,而測周法對低頻信號的測量精度較高。本頻率測量系統(tǒng)采用測頻法和測周法相結(jié)合的方法,使兩者的測量帶寬得到了互補(bǔ),而且采用了延時(shí)為納秒級的FPCA來實(shí)現(xiàn),從而極大地提高了系統(tǒng)工作帶寬和系統(tǒng)測量精度。此外,具有自動測頻和測周轉(zhuǎn)換量程功能,每個(gè)數(shù)量級為一個(gè)量程,每個(gè)量程保留3位有效數(shù)字,用“xxxEx"表示“x.xx



            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉