駿龍推出Altera MAX 10 FPGA的物聯(lián)網開發(fā)套件和電機驅動方案
近日,技術分銷商駿龍科技公司發(fā)布了基于Altera MAX 10的“Mpression Odyssey(奧德賽)”物聯(lián)網開發(fā)套件和電機驅動方案。
本文引用地址:http://www.biyoush.com/article/274103.htmMAX 10 FPGA是Altera新的第10代產品成員之一(注:其他第10代產品是Arria 10和Stratix 10),采用55nm臺積電工藝制造。MAX10的定位介于CPLD(例如Altera的MAX V系列)與FPGA(例如Altera的低端FPGA—Cyclone V)之間,相比CPLD增加了Flash(閃存);相比Cyclone V缺少收發(fā)器、ARM硬核等。MAX10采用NiOS II軟核,具有定制化、可裁剪、高性能的特點。由此可見,MAX 10在低成本、單芯片、瞬時上電的可編程邏輯器件(PLD)中提供了先進的處理能力,具有非易失、瞬時加載、雙鏡像配置、內部集成模數(shù)轉換模塊等特點。
支持手機的MAX 10物聯(lián)網開發(fā)套件
“Odyssey(奧德賽)”開發(fā)套件作為一個為物聯(lián)網應用設計的開發(fā)和評估套件,亮點是用戶可以在iOS和Andriod手機上安裝專用的應用程序,直接通過藍牙接口讀寫數(shù)據、分析數(shù)據和遠程控制。該開發(fā)套件由兩塊主板構成:一塊MAX 10 FPGA板卡和一塊藍牙及傳感器板卡。該開發(fā)套件提供了多種FPGA設計和MCU代碼,用戶可以在手機應用程序中進行個性化的設置。用戶還可以在應用程序中改變通道的名稱和設置讀寫參數(shù),輕松創(chuàng)建一個定制的物聯(lián)網應用程序,而無需編寫任何代碼。
基于MAX 10的電機驅動方案
通過FPGA替代傳統(tǒng)的CPU/DSP架構實現(xiàn)算法,意味著所有的算法都將通過硬件實現(xiàn),這樣由于處理能力限制而在CPU中無法實現(xiàn)的算法,現(xiàn)在都可以在MAX 10 FPGA中以輕松地實現(xiàn)。Altera的MAX 10支持多種工業(yè)以太網接口以及Endat 2.2, BISS等編碼器接口,用戶可在該方案中實現(xiàn)靈活可定制的接口。此方案還提供可定制的調試界面,客戶可以根據自己的需求,定制自己的調試界面,實時觀測內部信號。
物聯(lián)網相關文章:物聯(lián)網是什么
fpga相關文章:fpga是什么
評論