在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > CPLD對FPGA從并快速加載的解決方案

            CPLD對FPGA從并快速加載的解決方案

            作者: 時間:2015-01-21 來源:網(wǎng)絡 收藏

              之后CPU通過和的接口③——8位的局部總線接口,將配置數(shù)據(jù)逐字節(jié)的寫入的寄存器中。以MIPS系列CPU XLS408為例,XLS408工作時鐘頻率為66.7 MHz,寫總線周期最快需要10個工作時鐘周期,即6.67 MHz,這一步受局部總線速度限制。

            本文引用地址:http://www.biyoush.com/article/268445.htm

              數(shù)據(jù)寫入到后,再通過接口④——CPLD與之間的從并接口,將數(shù)據(jù)加載到,從并接口是同步總線,加載時間受限于總線時鐘CCLK頻率。

              本方案的優(yōu)點為:①、②兩條路徑可以在加載之前處理,且運行速度快,不占用加載時間。加載時間只受③、④的限制,而③受限于寫總線周期間隔,④受限于從并接口的時鐘。

              3.2程序?qū)崿F(xiàn)

              CPLD從并程序采用verilog語言實現(xiàn),該加載模塊接口定義如下:

              程序?qū)崿F(xiàn)流如圖3所示。

              

             

              

             

              圖3基于CPLD從并加載的程序流程

              

             

              FPGA加載片選和寫信號產(chǎn)生部分代碼如下:

              



            關鍵詞: CPLD FPGA modelsim

            評論


            相關推薦

            技術專區(qū)

            關閉