在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > 【從零開始走進(jìn)FPGA】隨心所欲——DIY 系統(tǒng)板

            【從零開始走進(jìn)FPGA】隨心所欲——DIY 系統(tǒng)板

            作者: 時(shí)間:2015-01-17 來源:網(wǎng)絡(luò) 收藏

              3. EPM240T100C5N 核心板設(shè)計(jì)

            本文引用地址:http://www.biyoush.com/article/268272.htm

              (1)電源模塊

              a) 由于內(nèi)核工作需要3.3V電壓,因此電源模塊需要能提供3.3V電源,由AMS1117-3.3直接產(chǎn)生,供給 VCCIO。電路圖如下所示:

              

            wps_clip_image-23066

             

              b) 由于PLD工作頻率之高,為了得到更穩(wěn)定的時(shí)候,更穩(wěn)定的工作狀態(tài),提供更穩(wěn)定的電源,需要在每個(gè)VCC接口下拉一個(gè)104的電容。如下圖所示:

              

            wps_clip_image-24954

             

              關(guān)于并聯(lián)電容有如下作用:

              

            wps_clip_image-25138

             

              此處為去耦電容,去藕電容就是起到高頻信號提供回流路徑,就是去除高頻耦合,滿足驅(qū)動(dòng)電路電流的變化,避免相互間的耦合干擾 ;同時(shí)也有濾波的作用(根據(jù)TI的模擬設(shè)計(jì)方案,若是幾百兆的頻率工作,最好同時(shí)并聯(lián)103一下的電容,已達(dá)到更好的狀態(tài))。

              (2)時(shí)鐘模塊

              時(shí)鐘是工作的必須條件(除非在要求不高的場合,使用內(nèi)部UFM),用50MHz的晶振產(chǎn)生時(shí)鐘源,供給,作為驅(qū)動(dòng)時(shí)鐘。其電路如下所示:

              

            wps_clip_image-27624

             

              (3)復(fù)位模塊

              考慮到電路的穩(wěn)定性,工作的可控性,在電路板中一般都設(shè)定復(fù)位模塊,來實(shí)現(xiàn)硬件的異常復(fù)位或者重新開始工作。具體電路圖如下所示:

              

            wps_clip_image-14361

             

              注意:復(fù)位信號與CPLD的全局時(shí)鐘輸入IO相連,這并不意味著只能連全局時(shí)鐘,只是全局時(shí)鐘連接能夠達(dá)到更大的同步性以及可控性,而一般IO是具有局部性,在時(shí)序要求相當(dāng)嚴(yán)格的場合,這樣更保險(xiǎn)。

              (4)JTAG模塊

              保證一個(gè)模塊的運(yùn)行,這理所當(dāng)然需要一個(gè)靈魂。而這個(gè)靈魂的通道,就是JTAG接口。JTAG和PC通信,燒錄配置信息。具體電路圖如下所示:

              

            wps_clip_image-12471

             

              4. CPLD核心板Layout注意事項(xiàng)

              (1)每一個(gè)VCC的去耦電容要盡可能靠近端口,以達(dá)到更好的去耦效果

              (2)JTAG接口4條信號線,大致保持等長,保證信號完備性

              (3)晶振盡可能靠近IC,CLK輸入信號線不能與IO信號線平行

              (4)電源盡量做到數(shù)模隔離,減少干擾

              (5)必要時(shí)加上防短路電路

              5. CPLD核心板實(shí)物圖

              若有需要參考原理圖的讀者,請下載Bingo設(shè)計(jì)的原理圖,下載地址為:

              http://www.chinaaet.com/lib/detail.aspx?id=86263

              

            wps_clip_image-9143

             

              注:原理圖見附件。

              四、Step By Step 系統(tǒng)板

              1. EP2C8Q208C8N 引腳 介紹

              Cyclone II數(shù)據(jù)手冊下載地址:http://www.altera.com.cn/literature/lit-cyc2.jsp

              EPM2C8Q208C8 引腳介紹:

              

            image

             

              相對于CPLD而言,此款型號出了引腳上增多外,多了1.2V內(nèi)核電壓,ASP接口,兩個(gè)鎖相環(huán),以及配置方式選擇引腳 MSEL。

              2. EP2C8Q208C8N 工作條件

              (1)VCC1 = 3.3V,VCC2 = 1.2V, GND = 0V

              (2)8個(gè)CLK全局時(shí)鐘接口至少有一個(gè)輸入作為驅(qū)動(dòng)時(shí)鐘

              (3)JTAG接口,用來配置FPGA

              (4)ASP接口,用來燒錄EPCS

              (5)MSEL,用來選擇工作模式(同時(shí)接地為JTAG+ASP模式)

              注意1:(4)不是必須的,可以間接通過JTAG下載jic文件來配置EPCS。

              注意2:對于Cyclone IV器件而言,除了IO,PLL增加以外,另需2.5V芯片工作電壓;以及JTAG保護(hù)電路。

            DIY機(jī)械鍵盤相關(guān)社區(qū):機(jī)械鍵盤DIY


            fpga相關(guān)文章:fpga是什么


            晶振相關(guān)文章:晶振原理


            關(guān)鍵詞: FPGA CPLD DIY

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉