在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁 > 模擬技術(shù) > 設(shè)計應用 > 基于IP核的FIR低通濾波器的設(shè)計與實現(xiàn)

      基于IP核的FIR低通濾波器的設(shè)計與實現(xiàn)

      作者: 時間:2015-01-05 來源:網(wǎng)絡 收藏

        0.引言

      本文引用地址:http://www.biyoush.com/article/267693.htm

        FIR(Finite Impulse Response,有限沖擊響應)數(shù)字濾波器具有穩(wěn)定性高、可以實現(xiàn)線性相位等優(yōu)點,廣泛被應用于信號檢測與處理等領(lǐng)域[1,2]。由于FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)基于查找表的結(jié)構(gòu)和全硬件并行執(zhí)行的特性,如何用FPGA 來實現(xiàn)高速FIR 數(shù)字濾波器成了近年來數(shù)字信號處理領(lǐng)域研究的熱點。目前,全球兩大PLD 器件供應商都提供了加速FPGA 開發(fā)的IP(IntelligentProperty,知識產(chǎn)權(quán))核[3]。本文在Altera 公司的FIR 數(shù)字濾波器IP 核的基礎(chǔ)上,設(shè)計了基于分布式算法的FIR數(shù)字

        1.基于DSP Builder的設(shè)計流程

        圖1 是基于DSP Builder 開發(fā)DSP 系統(tǒng)的設(shè)計流程[4,5]。首先調(diào)用DSP Builder 工具包中的元件構(gòu)建電路模型。電路模型建立以后再進行系統(tǒng)級的仿真。仿真通過以后運行SignalCompiler 將模型文件轉(zhuǎn)化成RTL 級的VHDL 代碼。轉(zhuǎn)化成功以后,再調(diào)用VHDL 綜合器進行綜合生成底層網(wǎng)表文件。然后調(diào)用QuartusII 進行編譯,QuartusII 根據(jù)網(wǎng)表文件及設(shè)置的優(yōu)化約束條件進行布線布局和優(yōu)化設(shè)計的適配,最后生成編程文件和仿真文件。生成的POF/SOF FPGA 配置文件用于對目標器件的編程配置和硬件實現(xiàn)。仿真文件主要是用于QuartusII 的門級仿真文件和用于ModelSim 的時序仿真文件和VHDL 仿真激勵文件,用于實時測試DSP系統(tǒng)的工作性能。

        

       

        圖1 基于DSP Builder 的設(shè)計方法

        2.建模與仿真

        在DSP Builder 中調(diào)用FIR 數(shù)字濾波器IP 核,設(shè)置參數(shù):濾波器類型:;截止頻率:5E2Hz,采樣頻率:1E4Hz;濾波器階數(shù):16;窗函數(shù)類型:漢寧窗。濾波器系數(shù)如表1 所示:

        

       

        表1 濾波器系數(shù)

      濾波器相關(guān)文章:濾波器原理


      濾波器相關(guān)文章:濾波器原理


      低通濾波器相關(guān)文章:低通濾波器原理


      電源濾波器相關(guān)文章:電源濾波器原理


      數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理

      上一頁 1 2 下一頁

      關(guān)鍵詞: IP核 低通濾波器

      評論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉