在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 測試測量 > 設計應用 > 基于FSL總線的門光子計數(shù)器設計與實現(xiàn)

            基于FSL總線的門光子計數(shù)器設計與實現(xiàn)

            作者: 時間:2011-08-11 來源:網(wǎng)絡 收藏

            2 系統(tǒng)設計實現(xiàn)
            2.1 系統(tǒng)硬件框圖
            計數(shù)系統(tǒng)硬件結(jié)構(gòu)如圖3所示,由FPGA、64MB的DDR存儲器、16MB的FLASH存儲器和10M/100M以太物理層(PHY)等組成。系統(tǒng)工作時,由PC機通過網(wǎng)口發(fā)送命令到FPGA,F(xiàn)PGA內(nèi)部的軟核配置計數(shù)IP核的工作模式,由FPGA通過兩路BNC接口對外部計數(shù)源進行計數(shù),并將數(shù)據(jù)在DDRRAM內(nèi)進行緩沖,最終將這些數(shù)據(jù)通過網(wǎng)口發(fā)送到PC機。

            b.jpg


            2.2 主要元器件介紹
            2.2.1 FPGA芯片及其配置芯片選用
            FPGA選用Xilinx公司的Spartan-3E系列XC3S500E,采用先進的90nm制造工藝生產(chǎn),其器件密度為50萬門。Spartan3系列的FPGA是Xilinx公司專門針對大容量、低成本需求的電子設計而開發(fā)的,可支持多種電平的I/O標準;含有豐富的邏輯資源。XC3S500E具有360kbits的塊RAM、73kbits的分布式RAM、10476個邏輯單元、20個18×18的乘法器和4個DCM時鐘管理模塊。
            FPGA的配置芯片選用的是Xilinx公司的在系統(tǒng)可編程配置芯片XCF04S,該芯片可為XC3S500E提供易于使用、成本低且可重復編程的配置數(shù)據(jù)存貯方法,該芯片支持IEEE1149.1標準的JTAG邊界掃描測試和編程。在本系統(tǒng)設計中,XCF04S主要存放用于引導軟核及應用程序的引導代碼。
            2.2.2 存儲芯片
            系統(tǒng)使用的RAM是Micron Technology公司的DDRSDRAM(MT46V32M16),是一片容量為512Mbit(32Mx16)的16位總線寬度存儲芯片,用于上電后加載軟核代碼和應用程序代碼,以及對計數(shù)數(shù)據(jù)進行緩沖。FLASH芯片是Intel StrataFlash parallel NORFlash,型號為28F256J3,存儲密度為256Mbit,在本系統(tǒng)中用于保存Microblaze軟核代碼和應用程序代碼。

            3 功能設計實現(xiàn)
            3.1 基于EDK的FPGA軟核Microblaze的應用設計實現(xiàn)
            系統(tǒng)設計工具主要采用Xilinx公司的嵌入式開發(fā)套件EDK,它是用于設計嵌入式處理系統(tǒng)的集成解決方案。它包括搭建硬件平臺的XPS和進行軟件配置的SDK。
            Microblaze是Xilinx公司推出的32位軟處理器核,支持CoreConnect總線的標準外設集合。MicroBlaze處理器運行在150MHz時鐘下,可提供125 D-MIPS的性能,這種高效的軟核在本系統(tǒng)中可用于實現(xiàn)處理器功能,實現(xiàn)對計數(shù)IP核的配置,以及支撐Xilinx的clockgenerator、Et-hernet等IP核。系統(tǒng)對的實現(xiàn)采用Verilog語言將計數(shù)功能編寫為IP核,將其通過總線掛在Microblaze軟核上,以實現(xiàn)計數(shù)功能。



            關(guān)鍵詞: 計數(shù)器 Microblaze FSL

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉