虛擬儀器技術(shù)的進(jìn)展及如何提升并行處理能力
現(xiàn)有的PCI總線的數(shù)據(jù)傳達(dá)吞吐率可以高達(dá)132兆/秒,這個相比其他總線已經(jīng)屬于相當(dāng)高了,并且還具有最低的延時(圖3)。然而它是一個共享資源的總線,也就是說,當(dāng)多個設(shè)備同時在總線上傳輸數(shù)據(jù)時,每個設(shè)備可享受的帶寬會成比例地降低。隨著I/O速度和應(yīng)用要求的提高,這樣的架構(gòu)成為了瓶頸。而新一代的PCI Express技術(shù),它運(yùn)用了點對點總線的拓?fù)浼軜?gòu),使每個儀器可以通過獨(dú)立的通道向處理器傳輸數(shù)據(jù),明顯地改善了傳輸數(shù)據(jù)的帶寬,對內(nèi)存的需求最少,并加快了數(shù)據(jù)流的傳輸(圖4)。
圖3:總線帶寬與延時比較
圖4:PCI與PCI Express總線對比
圖5:PXI Express機(jī)箱
總言之,PCI Express技術(shù)的誕生使得虛擬儀器技術(shù)可以實現(xiàn)對于數(shù)據(jù)吞吐率有高要求的應(yīng)用,例如汽車碰撞測試的高速圖像采集或高速數(shù)字I/O應(yīng)用等等。
圖6:處理器速度的發(fā)展趨勢
PCI Express技術(shù)提高了總線帶寬和數(shù)據(jù)吞吐率,使得工程師可以獲得原始數(shù)據(jù),并通過專業(yè)的分析工具拿到可靠的測試結(jié)果。不過近年的數(shù)據(jù)量快速增長,導(dǎo)致對這些數(shù)據(jù)進(jìn)行處理和分析成為擺在工程師們面前的又一個問題。
多核處理器技術(shù)能夠提高傳統(tǒng)的測試算法的運(yùn)行速度,Intel已經(jīng)許諾了在2011年會推出80個芯核的CPU。但是不同于以往的單核,為了實現(xiàn)性能的提高,開發(fā)人員需要在應(yīng)用軟件里配置線程。從圖7中可以看到,即使是在四核的處理器上,如果其應(yīng)用只是單線程的話,操作系統(tǒng)仍舊會將所有的任務(wù)分配到其中的一個核上運(yùn)行??梢?,為了實現(xiàn)在多核處理器上程序性能的提升,就必須將你的應(yīng)用程序分成多個線程,再由OS協(xié)調(diào)分配在不同的核上運(yùn)行,這樣才能最大限度的利用多核處理器并行的優(yōu)勢來提升性能。
評論