在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

  • <object id="1jp1h"></object>
    <address id="1jp1h"><nav id="1jp1h"></nav></address>
  • <label id="1jp1h"></label>
    
    

    <bdo id="1jp1h"></bdo>

    新聞中心

    EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計

    基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計

    作者: 時間:2014-05-28 來源:網(wǎng)絡 收藏

     

    本文引用地址:http://www.biyoush.com/article/247519.htm

    圖7 仿真波形

    由圖7可見,從data_out這個并行的數(shù)據(jù)端口讀出的數(shù)據(jù)正是在Testbench仿真測試文件中給定的那一組測試數(shù)據(jù),仿真得到的結(jié)果是正確的。

    4 數(shù)據(jù)采集系統(tǒng)的實驗

    控制A/D芯片接口的軟件設(shè)計中,是通過內(nèi)部的邏輯電路實現(xiàn)了分頻,并將分頻后的信號作為A/D芯片工作的采樣時鐘,經(jīng)過測試,得知A/D芯片的采樣頻率為1.08 MHz,通過信號發(fā)生器,將輸入的模擬信號設(shè)為10 kHz、幅度為3 V的正弦波,采樣轉(zhuǎn)換后的數(shù)據(jù)上傳到上位機中,顯示的波形如圖8所示。

     

     

    圖8 10KHZ信號輸入時得到的波形

    在同等條件下,把輸入的模擬信號的頻率調(diào)整為5 kHz。A/D芯片的采樣頻率仍然為1.08 MHz。得到的顯示波形如圖9所示。

     

     

    圖9 5 kHz信號輸入時得到的波形

    由圖8和圖9可知,在對模擬信號采樣時,當采樣率不變時,輸入模擬信號的頻率越低,相對地就提高了采樣點、減小了采樣間隔,在圖形中就越能體現(xiàn)出原始模擬信號的信息,得到的波形就更加的理想。

    5 結(jié)束語

    本文在研究了和USB2.0技術(shù)的基礎(chǔ)上,提出了數(shù)據(jù)采集系統(tǒng)的總體設(shè)計方案,以FPGA和USB2.0為技術(shù)核心,設(shè)計了硬件電路和軟件代碼并在ModelSim環(huán)境下通過了仿真測試。該系統(tǒng)不僅能夠?qū)崿F(xiàn)一般用途的數(shù)據(jù)采集,還實現(xiàn)了系統(tǒng)的高速化、集成化和低功耗工作,為便攜化數(shù)據(jù)采集系統(tǒng)提供了一種設(shè)計思路。

    鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

    上一頁 1 2 3 下一頁

    關(guān)鍵詞: FPGA FPGA

    評論


    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉