DSP的并行處理方法
在通信、雷達等系統(tǒng)中,特別是在3G無線基站等系統(tǒng)中,隨著輸入語音 數(shù)字和分組數(shù)據(jù)量急劇增加,系統(tǒng)的處理能力也需要急劇增加,這需要一種功能強大的大型并行陣列信號處理系統(tǒng)。系統(tǒng)往往需要進行非常復雜的數(shù)據(jù)處理,雖然 DSP技術得到了飛速的發(fā)展,出現(xiàn)了高速DSP芯片,但是使用單個DSP芯片還是不能適用系統(tǒng)的需求,迫切需要把多個DSP組成互聯(lián)系統(tǒng),以增強整體數(shù)據(jù) 處理能力。本文主要研究TI公司的TMS320C6x系列DSP的主機接口(HPI)、多通道緩沖串口(McBSP)以及AD公司的ADSP2106x系 列DSP的鏈路口(Link),介紹了利用其組成DSP并行系統(tǒng)時各種互連方法和優(yōu)缺點。
1 TMS320C6x簡介
2 利用TMS320C6x的HPI組成多DSP互聯(lián)并行系統(tǒng)
主機口HPI是一個16/32 b寬度的對外接口,外部主機(也叫做上位機)掌管該接口的主控權,外部主機可通過HPI直接訪問DSP的存貯空間。另外,主機還可以直接訪問 TMS320C6x片內的存貯映射的外圍設備。復位時向DSP加載程序,對DSP進行控制。外部主機是HPI的主管方,DSP是HPI的從方。主機可以通 過HPI訪問DSP,但DSP不能通過HPI向外部進行訪問。在這類系統(tǒng)中,通常包括一個主處理器和很多從處理器,主處理器一般是通信控制器,例如 MPC8260,MC68360等,當然TMS320C6x也可以作為主處理器,用來進行對系統(tǒng)的輸入輸出數(shù)據(jù)及整個系統(tǒng)進行進行管理。從處理器一般是多 個DSP(如TMS320C6x),用來進行算法處理。主處理器通過HPI向DSP加載程序,對DSP進行控制,可以通過HPI向DSP寫入待處理的數(shù)據(jù) 或通過HPI讀取DSP處理完的數(shù)據(jù),DSP之間的數(shù)據(jù)可以通過HPI由主處理器進行中轉。如圖1所示,主處理器可以直接連接多個邏輯。此方法結構簡單, 但主處理器負擔較重,和多個DSP通信效率較低,且主處理和DSP陣列需要在同一塊單板上。[next]
主處理器也可以通過TMS320C6x來充當,利用DSP的HPI接口組成一個多DSP互 連并行系統(tǒng),一般是一個主處理器和一個從處理器,此種方法的一個應用實例是在雷達中的應用。滑窗算法是數(shù)字信號處理中一種常用的基本算法,但滑窗算法一般 是遍歷性的算法,其運算量大,在實時處理中受到限制。利用2片TI公司的高速DSP芯片TMS320C6201,應用其HPI接口并行實現(xiàn)多種滑窗算法, 滿足了某雷達系統(tǒng)解模糊的實時需要。系統(tǒng)由2片TMS320C6201完成所有的數(shù)字信號處理算法,主要是多重滑窗算法。根據(jù)實際系統(tǒng)的需要,將多重滑窗 算法處理分布在2片TMS320C6201上,利用其HPI接口完成多處理機之間的快速數(shù)據(jù)交換,構成多機并行處理系統(tǒng),完成多重滑窗算法的多機并行處 理。整個系統(tǒng)的基本框圖如圖3所示。
3 利用TMS320C6x的McBSP組成的多DSP并行互連系統(tǒng)
McBSP稱為多通道緩沖串口,他有一個發(fā)送端口和一個接收端口,多個DSP可以通過McBSP連接到一個串行時際交換芯片,采用時際交換的方式進行數(shù) 據(jù)交換。數(shù)據(jù)收發(fā)以幀為單位進行。每個發(fā)送幀分成n個發(fā)送時隙,不同的發(fā)送時隙對應不同的接收DSP,例如:DSP0的發(fā)送端口在時隙1給DSP1發(fā)送數(shù) 據(jù),在時隙2給DSP2發(fā)送數(shù)據(jù),在時隙n給DSPn發(fā)送數(shù)據(jù);每個接收幀分成n個接收時隙,不同的接收時隙對應不同的發(fā)送DSP。例如:DSP1的接收 端口在時隙0接收來自DSP0的數(shù)據(jù),在時隙2接收來自DSP2的數(shù)據(jù),在時隙n接收來自DSPn的數(shù)據(jù)。這種方法的優(yōu)點是接口簡單,可以實現(xiàn)多個 DSP的全互連來進行并行處理。缺點是數(shù)據(jù)以串行方式傳輸,速率較低。[next]
4 利用ADSP2106x的Link口組成多DSP互連并行系統(tǒng)
5 結 語
前面介紹的各種DSP互連并行系統(tǒng),各自有自己的優(yōu)缺點,可以根據(jù)實際情況進行合理選擇。
評論