3 多DSP并行處理結(jié)構(gòu)的實現(xiàn)
ADSP-21161N具有設計多處理器系統(tǒng)的功能,包括總線控制仲裁、對其它ADSP-21161N的內(nèi)部存儲器和IOP寄存器的訪問等。在多個ADSP-21161N共享總線式多處理機系統(tǒng)中,任何一個處理器都可成為總線控制者。
實現(xiàn)一個典型的多DSP并行處理結(jié)構(gòu),各處理器的三大總線要全部相連。圖2給郵一個基本的多處理器系統(tǒng)結(jié)構(gòu)圖。在多系統(tǒng)中,某一時刻總線由主處理器控制,并且主處理器驅(qū)動所總線。由于民多處理器后,包括片內(nèi)存儲器以及IOP寄存器在內(nèi)的所有地址空間是統(tǒng)一編址的,因此事實上只有兩個節(jié)點(處理器或外設)在同時刻在總線上活動,而此刻總線對于其它節(jié)點來諳阻塞的。這,其它接口點能通過鏈路口或者FLAG標志口進行點對點通信來交換數(shù)據(jù)和消息。
在多處理器系統(tǒng)中,各控制線上除主DSP外的其它所有節(jié)點都屬于負載,所以對于每一根控制線來說都是一個多負載的連接,必須在每個DSP附近接串接電阻以增強驅(qū)動能力,否則會由于驅(qū)動能力不足而導致所進行的操作失效。另外在所有低電平有效的一上應接上拉電阻,以保證在沒有進行操作時從DSP以及外接不會接收到虛假的指令。由于本系統(tǒng)是一個獨立的結(jié)構(gòu),并沒有與外部主機相連,故主機接口控制線在各DSP相連的情況下,應像其它未用管腳一樣根據(jù)ADI技術文檔的要求進行處理。而本結(jié)構(gòu)與外部的通信可以通過同步串口工者在總線上掛接一片雙端口RAM來進行。
另外多處理器系統(tǒng)的時鐘、復位步問題一個決定系統(tǒng)工作正常與否的關鍵問題,各DSP的復位信號可同時接到看門狗的輸出端。時鐘信號必須在阻抗可控的傳輸線中傳輸,為保證各DSP的時鐘信號之間不存在相位差,或者說相位差在系統(tǒng)允許的范圍內(nèi),一般應采取始端連接的方式。圖3給出串聯(lián)傳線分配時鐘的例子,它允許在不同的路徑中存在延時,每個設備必須在線的終端。傳路徑必須均勻分布,以使各路徑上的傳輸延遲相互匹配。匹配的反相器必須在同一IC上,且相互之間的時間滯后差必須小于1ns。
并行處理系統(tǒng)的硬件結(jié)構(gòu)搭建好后,如何才能很好地發(fā)揮其超強的處理能力,則要靠軟件的設計來實現(xiàn)。為適應計算任務的多樣性,可以采用1片ADSP-21161N作任務管理器,另外5片ADSP-21161N作運算器的主、從式拓撲結(jié)構(gòu)。這樣做還有利于實現(xiàn)指令間的流水處理,提高執(zhí)行效率。而軟件實現(xiàn)是可以根據(jù)具體的要求來完成,考慮到系統(tǒng)的高速、高效、實時性,軟件可采用ADSP-21161N匯編語言進行編程。
本文以通用高速實時信號處理系統(tǒng)的設計為應用背景,提出了一種由6片ADSP-21161N構(gòu)成的并行處理結(jié)構(gòu)。它充分利用ADSP-21161N芯片本身支持多處理器并行運算的特點構(gòu)成了式多處理器結(jié)構(gòu),并輔以鏈路口互取決的點到點通信、FLAG標志互連的消息傳送等靈活多樣的通信方式,具有運算能力強、I/O帶寬寬、通信手段方便多樣、能靈活地改變拓撲結(jié)構(gòu)、可擴民有、通用性強等特點。以此并行處理結(jié)構(gòu)為核心輔之高數(shù)據(jù)采集系統(tǒng),快捷用高速FPGA作為系統(tǒng)控制設計實現(xiàn)了通用高速實時信號處理系統(tǒng)。實驗表明,這種并行計算結(jié)構(gòu)易于控制,工作效率高,并且穩(wěn)定可靠。
評論