在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁(yè) > 賽靈思三十周年專題 > MathWorks HDL ta工具新添Xilinx FPGA 硬件驗(yàn)證功能

            MathWorks HDL ta工具新添Xilinx FPGA 硬件驗(yàn)證功能

            作者: 時(shí)間:2014-04-10 來(lái)源:電子產(chǎn)品世界 收藏

                日前宣布適用于  開發(fā)板且新添了 在環(huán)(FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用Simulink 作為系統(tǒng)級(jí)測(cè)試臺(tái)架的同時(shí),以硬件速度驗(yàn)證其設(shè)計(jì)。

            本文引用地址:http://www.biyoush.com/article/236308.htm

              EDA Simulator Link 支持 HDL 驗(yàn)證選項(xiàng)全集使用在 MATLAB 和 Simulink 中創(chuàng)建的算法,而 FIL 的引入則進(jìn)一步補(bǔ)充了這一全集。基于  的驗(yàn)證不僅提供了比 HDL 仿真器高得多的運(yùn)行時(shí)性能,而且增強(qiáng)了算法的實(shí)際應(yīng)用效果。

              主要的產(chǎn)品功能包括以下能力:

              • 使用適用于 Spartan 和 Virtex 類設(shè)備的 FPGA 開發(fā)板(包括 Virtex-6 ML605 開發(fā)板),驗(yàn)證 MATLAB 代碼和 Simulink 模型的 HDL 實(shí)現(xiàn)。

              • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協(xié)同仿真,驗(yàn)證 MATLAB 代碼和 Simulink 模型的 HDL 實(shí)現(xiàn)

              • 生成適用于 SystemC 虛擬原型環(huán)境的 TLM 2.0 組件。

             

              圖注:

              EDA Simulator Link 為  Virtex6 和 Spartan6 FPGA 開發(fā)板提供了 FIL 仿真支持



            關(guān)鍵詞: MathWorks Xilinx FPGA

            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉