針對高速串行接口設(shè)計的高效時鐘解決方案
圖4:抖動測試結(jié)果。
表1
ispClock 5406D的配置存儲在片上非易失性存儲器中,可通過JTAG接口進(jìn)行再編程。器件上的許多功能還可以通過I2C接口進(jìn)行“即時”修改?;趇spClock 5406D的系統(tǒng)的可編程特性支持許多附加功能,包括:TH和TCO時序裕度測量,有助于設(shè)計穩(wěn)定性的測試;使用發(fā)送和接收通道間獨立的偏移時鐘的裕度測試,提高了可制造性;在數(shù)據(jù)有效窗口的中心進(jìn)行準(zhǔn)確的時鐘對齊,增強(qiáng)了系統(tǒng)的可靠性。
評論