在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > Virtex-5 LXl10的ASlC原型開發(fā)平臺設(shè)計

            Virtex-5 LXl10的ASlC原型開發(fā)平臺設(shè)計

            作者: 時間:2009-01-02 來源:網(wǎng)絡 收藏

            Virtex一5LXl10的ASlC原型開發(fā)平臺設(shè)計

              接下來為FPGA創(chuàng)建結(jié)構(gòu)化的原理圖符號。由于FPGA本身I/0的復雜性和可配置性,將整個FPGA分割為多個子模塊能夠有效地減輕設(shè)計的復雜度,也便于管理和檢查。圖2顯示了利用Mentor Dxdesigner’原理圖符號生成向?qū)赡K化原理圖符號的設(shè)計過程。原理圖符號生成之后就可以在原理圖設(shè)計環(huán)境進行原理圖的設(shè)計,指定各個模塊的連接關(guān)系。

              1.3 PCB疊層定義

              對。PCB疊層、材料和尺寸的設(shè)計需要考慮以下因素:

              ◆走線層的數(shù)量需要考慮到封裝特性、設(shè)計所用的I/()數(shù)目以及間距;

              ◆芯片互聯(lián)線的數(shù)據(jù)傳輸速率,信號的上升、下降時間對PCB材料、尺寸以及走線方式和制板工藝的限制;

              ◆元件所需的不同供電和參考電壓,對電源層的規(guī)劃和設(shè)計;

              ◆成本問題(利用盲孔、盲埋孔、微通孔等工藝能有效地減少疊層數(shù)目,以達到降低成本的目的)。

              該設(shè)計中,與FPGA互聯(lián)的信號線約為130條,包括配置電路信號線、時鐘信號線及其他I/O信號。選用上下兩個走線層。考慮到多個電源供電,設(shè)置2個電源平面、2個地平面。整個PCB采用6層板結(jié)構(gòu)設(shè)計,信號層目標阻抗50 Q。

              利用HyperLnyx疊層設(shè)計如圖3所示。

              Virtex一5LXl10的ASlC原型開發(fā)平臺設(shè)計



            關(guān)鍵詞: Virtex-5

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉