在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 一種基于FPGA/DSP的靈巧干擾平臺設(shè)計(jì)與實(shí)現(xiàn)

            一種基于FPGA/DSP的靈巧干擾平臺設(shè)計(jì)與實(shí)現(xiàn)

            作者: 時間:2010-03-03 來源:網(wǎng)絡(luò) 收藏

              3 試驗(yàn)驗(yàn)證

              為了驗(yàn)證平臺能否在程序控制下正確工作,本文編寫了工作于的8 192點(diǎn)FFT驗(yàn)證程序,實(shí)現(xiàn)對輸入信號的FFT變換。

              試驗(yàn)中設(shè)置DDC為70 MHz混頻,DUC 70 MHz中頻輸出,輸入信號為75 MHz正弦波。在程序加載和DDC/DUC配置完成后,首先進(jìn)行ADC數(shù)據(jù)采集,把采集得到的數(shù)據(jù)存儲到SRAM中,與SRAM進(jìn)行數(shù)據(jù)交互并在DSP中完成8 192點(diǎn)的FFT運(yùn)算,計(jì)算結(jié)果保存于SDRAM中,經(jīng)DMA方式讀取到上位機(jī)硬盤形成二進(jìn)制文件。同時將混頻后的5 MHz單頻信號從SRAM讀出上變頻到70 MHz輸出。試驗(yàn)結(jié)果如圖5、圖6所示。

            一種基于FPGA/DSP的靈巧干擾平臺設(shè)計(jì)與實(shí)現(xiàn)

            信號上變頻輸出

              由圖5可知,DMA輸出的FFT結(jié)果顯示處理的下變頻信號為5 MHz,等于預(yù)期值;圖6顯示5 MHz單頻信號經(jīng)上變頻后輸出為70 MHz中頻模擬信號。試驗(yàn)證明,平臺的軟硬件均能正確工作,實(shí)現(xiàn)了設(shè)計(jì)目的。

              4 結(jié) 語

              根據(jù)靈巧功能要求,設(shè)計(jì)了基于/DSP的硬件平臺,采用Verilog HDL及模塊化方法設(shè)計(jì)了硬件平臺的控制軟件。試驗(yàn)結(jié)果表明,靈巧構(gòu)成合理,硬件設(shè)計(jì)、軟件設(shè)計(jì)可靠,滿足了靈巧的功能要求,為靈巧干擾技術(shù)研究提供了硬件平臺支持,該平臺已成功應(yīng)用于工程項(xiàng)目。


            上一頁 1 2 3 下一頁

            關(guān)鍵詞: FPGA DSP 干擾平臺

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉