在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    <address id="qec3z"><var id="qec3z"><center id="qec3z"></center></var></address>

      <span id="qec3z"><code id="qec3z"></code></span>
    • <dfn id="qec3z"></dfn>
      <ruby id="qec3z"><thead id="qec3z"><noscript id="qec3z"></noscript></thead></ruby>
      <label id="qec3z"></label><dfn id="qec3z"><var id="qec3z"></var></dfn>

        新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 一種基于EP2SGX系列FPGA的PCI接口設(shè)計

        一種基于EP2SGX系列FPGA的PCI接口設(shè)計

        作者: 時間:2010-07-07 來源:網(wǎng)絡(luò) 收藏

          2 設(shè)計考慮及芯片選擇

          目前主要有2種實現(xiàn)方式:使用專用接口芯片和采用可編程器件。專用芯片如PLX公司的9050等,專用芯片可以實現(xiàn)完整的PCI主控模塊和目標(biāo)模塊接口功能,將復(fù)雜的PCI總線接口轉(zhuǎn)換為相對簡單的用戶接口。缺點是缺少靈活性,用戶可能只用到了部分的功能,造成了一定的邏輯資源浪費。采用的優(yōu)點在于其靈活的可編程性,首先可以依據(jù)插卡功能進(jìn)行最優(yōu)化設(shè)計,而不必實現(xiàn)所有的PCI功能,可以節(jié)約系統(tǒng)的邏輯資源。其次可以將PCI插卡上的其他用戶邏輯與PCI接口邏輯集成在一個芯片上,實現(xiàn)緊湊設(shè)計。再者當(dāng)系統(tǒng)升級時,只需對可編程器件重新進(jìn)行邏輯設(shè)計,而無需更新PCB版圖。

          PCI總線是同步總線,時序要求比較嚴(yán)格,比如:Tval最大為11 ns,Tprop最大為10 ns,Tsu最小為7 ns,Th為0 ns,此外,PCI總線接口還需要一定數(shù)量的宏單元和I/0引腳。在本設(shè)計中,為了同時實現(xiàn)光纖數(shù)據(jù)傳輸?shù)绕渌倪壿嫻δ?,選用了ALTERA公司StratixIIGX系列中型號為90EF1152的一款芯片。該芯片主要性能如下:片內(nèi)90 960個邏輯單元;4.5 Mb的RAM資源;支持12路高速串行收發(fā)器通道,每路傳輸速率高達(dá)6.375 Gb/s;接口電平支持:LVTTL、LVDS、LVPECL。3.3-V PCI等眾多I/O標(biāo)準(zhǔn)。系列芯片內(nèi)部有專門支持PCI電氣特性的區(qū)域(Bank),非常適合于PCI接口的開發(fā)。



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉