在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    
    
    <address id="vxupu"><td id="vxupu"></td></address>

      <pre id="vxupu"><small id="vxupu"></small></pre>
      <dfn id="vxupu"></dfn>
      <div id="vxupu"><small id="vxupu"></small></div>
    1. 新聞中心

      EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 一種基于FPGA的自適應(yīng)譜線增強系統(tǒng)的設(shè)計

      一種基于FPGA的自適應(yīng)譜線增強系統(tǒng)的設(shè)計

      作者: 時間:2010-07-13 來源:網(wǎng)絡(luò) 收藏

        流水線結(jié)構(gòu)中調(diào)用乘法器的VHDL代碼如下:

        4 仿真結(jié)果分析

        VHDL程序在QuartusⅡ軟件上部分仿真結(jié)果如圖6所示,圖中仿真數(shù)據(jù)以十進制表示。因為仿真結(jié)果不便于繪制類似Matlab中的圖形,將仿真結(jié)果的數(shù)據(jù)與Matlab仿真結(jié)果進行對比。通過行比較,發(fā)現(xiàn)處理結(jié)果在大體上與Matlab相一致,但是在幅度上整體有些衰減,這是由于中將處理結(jié)果的低位進行截尾處理,而Matlab仿真環(huán)境使用浮點形式、數(shù)據(jù)位數(shù)長,處理精度遠(yuǎn)高于,設(shè)計中存在較大的截尾誤差。該仿真結(jié)果表明,基于:FPGA實現(xiàn)是切實可行的。

        5 結(jié) 語

        系統(tǒng)采用FPGA芯片加上少量的外圍電路,完成了信號的自適應(yīng)譜線增強。通過調(diào)用FPGA片內(nèi)乘法器和片內(nèi)存儲器,完成了LMS算法的自適應(yīng)譜線增強,仿真結(jié)果與理論相符合。現(xiàn)代數(shù)字算法大多要進行大量的乘法運算,調(diào)用FPGA片內(nèi)乘法器是實現(xiàn)這些算法的快速高效而又經(jīng)濟的手段,這使得復(fù)雜算法在FPGA上實現(xiàn)成為可能。流水線結(jié)構(gòu)是硬件設(shè)計中犧牲資源以提高速度的有效手段,有效地利用流水線可以顯著地提高資源利用率和處理速度。該設(shè)計可以實現(xiàn)高速、準(zhǔn)確地譜線增強,在需要濾除寬帶噪聲提取單根譜線的領(lǐng)域具有一定的現(xiàn)實意義。


      上一頁 1 2 3 4 下一頁

      評論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉