在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 軟件無(wú)線電設(shè)計(jì)中ASIC、FPGA和DSP的選擇

      軟件無(wú)線電設(shè)計(jì)中ASIC、FPGA和DSP的選擇

      作者: 時(shí)間:2010-08-11 來(lái)源:網(wǎng)絡(luò) 收藏

        器件選擇

        表3總結(jié)了上述結(jié)果。表中每類器件按1至5的標(biāo)度主觀地設(shè)定功率極限,1表示該類較差的選擇,而5則表示最佳選擇。

      軟件無(wú)線電設(shè)計(jì)中ASIC、FPGA和DSP的選擇策略

        有了上述分析,也就不難得到采用器件設(shè)計(jì)的區(qū)分原則,這些原則歸納如下:1. 只需提供可以接受的可編程性和集成水平,通常即可為指定的功能提供最佳解決方案。2.

        可為高度并行或涉及線性處理的高速信號(hào)處理功能提供最佳的可編程解決方案。3. 可為涉及復(fù)雜分析或決策分析的功能提供最佳可編程解決方案。


      上一頁(yè) 1 2 3 4 下一頁(yè)

      關(guān)鍵詞: FPGA ASIC DSP 軟件無(wú)線電

      評(píng)論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉
      ×

      “芯”朋友见面大会
      珠海|11.14|泰克“芯”朋友见面大会珠海站|泰克带您从测试角度看半导体的整条产业链,快来报名抢位吧>>