在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 一種基于FPGA的高速通信系統(tǒng)研究與設(shè)計

            一種基于FPGA的高速通信系統(tǒng)研究與設(shè)計

            作者: 時間:2010-09-24 來源:網(wǎng)絡(luò) 收藏

              LVDS驅(qū)動器由恒流源構(gòu)成,因此需要做終端匹配。通常情況下在輸入端并聯(lián)100 Ω電阻從而滿足互聯(lián)系統(tǒng)要求的差分阻抗。在強噪聲環(huán)境下,交流耦合連接時可以采用戴維南終端匹配方式提供1.2 V的偏置電壓,同時滿足100 Ω差分阻抗的設(shè)計要求。具體方法是將LVDS的+/-端通過130 Ω電阻上拉至VCC,同時下拉82 Ω電阻到地,如圖5所示,電阻精度要求在1%。

            一種基于FPGA的高速通信系統(tǒng)研究與設(shè)計

              2.3 電路PCB設(shè)計

              在PCB設(shè)計過程中,要注意電路板的布局。模擬電路和數(shù)字電路需要分開,使用單點接地的方式相連。將邊沿速率變化快的VTTL/LVCMOS信號與LVDS信號布在不同信號層上,并用電源和底層隔開,減小耦合到LVDS線路上的串?dāng)_。LVDS走線要遵循以下規(guī)則:

              (1)差分對兩根信號從芯片扇出后就盡量靠近(緊耦合),這樣有助于消除反射,確保耦合的噪聲是共模形式。

              (2)對內(nèi)信號的布線長度要保持一致,以減小信號延時,長度匹配控制在10 mil以內(nèi)。

              (3)對內(nèi)信號保持固定的線間距,避免因為線間距變化導(dǎo)致差分阻抗不連續(xù)。

              (4)差分對間盡量遠離,減少線間串?dāng)_,必要時在差分對間放置隔離用的接地過孔。

              (5)盡量減少差分信號線上過孔的個數(shù),避免走90°拐角,使用圓弧或者45°折線代替。

              (6)LVDS信號不能跨平面分割,否則會因為缺少參考平面而導(dǎo)致阻抗不連續(xù),要給LVDS信號設(shè)置完整的參考平面。

              (7)匹配電阻盡可能靠近接收端。

              3 系統(tǒng)的邏輯設(shè)計

              3.1 時鐘部分設(shè)計

              時鐘信號由電路板上40 MHz晶振提供。通過數(shù)字時鐘管理單元DCM鐘倍頻得到120 MHz的系統(tǒng)的工作時鐘。使用DCM模塊時,注意DCM的輸入和輸出需要通過BUFG單元與全局時鐘資源相連。全局時鐘資源使用全銅層工藝實現(xiàn),并設(shè)計了專用時鐘緩沖與驅(qū)動結(jié)構(gòu),使全局時鐘到達芯片內(nèi)部所有邏輯單元的時延和抖動都為最小。DCM在時鐘鎖定后使能LOCK信號,表示時鐘倍頻工作完成,使用這個信號作為內(nèi)部其他邏輯的復(fù)位。



            關(guān)鍵詞: 高速通信系統(tǒng) FPGA

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉