在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的ARM并行總線設計與仿真分析

            基于FPGA的ARM并行總線設計與仿真分析

            作者: 時間:2013-12-31 來源:網(wǎng)絡 收藏

              WE為輸入到FPGA的寫使能信號。CS為輸入到FPGA的片選信號,F(xiàn)PGA沒有被選中時必須輸出高阻態(tài),以避免總線沖突。

              2.2 FPGA的雙向總線設計

              在 FPGA的設計中,如果頂層和底層的模塊都要用到雙向的IO端口,則要遵守設計原則;否則不利于VHDL程序的綜合。雙向IO端口的設計原則是:只有頂層設計才能用INOUT類型的端口,在底層模塊中應把頂層的INOUT端口轉化為獨立的IN(輸入)。OUT(輸出)端口并加上方向控制端口。頂層設計的VHDL代碼如下:

              基于FPGA的ARM并行總線設計與仿真分析

              其中,DATA_i.DATA_o和output_en均為FPGA內(nèi)部的信號,在內(nèi)部的各層次模塊中,通過這三個信號就可以進行單向的IO控制。這樣,頂層設計中雙向的DATA端口轉化為了內(nèi)部單向的DATA_i(輸入)。DATA_o(輸出)和output_en(輸出使能)。在內(nèi)部各模塊中,結合這三個信號以及ADDR。OE。WE。CS等信號,則可方便地實現(xiàn)ARM總線接口的功能。實現(xiàn)的VHDL關鍵代碼如下:

              基于FPGA的ARM并行總線設計與仿真分析

              3 仿真結果分析

              通過QuartusII仿真工具,對FPGA進行時序仿真;仿真結果如圖3所示。根據(jù)ARM的讀寫時序圖要求,從仿真結果可以看出FPGA的總線接口設計滿足了設計的要求。由于選用的FPGA器件內(nèi)部帶有邏輯分析儀的功能模塊,通過QuartusII軟件中的SignalTapII邏輯分析工具,對FPGA的設計模塊進行在線測試,發(fā)現(xiàn)總線時序了滿足ARM并行總線的要求,且工作穩(wěn)定,從另一個角度驗證了設計和仿真結果的正確性。

              通過QuartusII仿真工具,對FPGA并行總線進行時序仿真;仿真結果如圖所示

              4 結論

              由于FPGA技術和ARM技術應用越來越廣泛,通過設計并行總線接口來實現(xiàn)兩者之間的數(shù)據(jù)交換,可以較容易地解決快速傳輸數(shù)據(jù)的需求,因此設計滿足系統(tǒng)要求的FPGA并行總線顯得尤為重要。本文設計的FPGA的ARM外部并行總線接口,滿足了總線的時序要求,并在某航空應答機中進行了應用,系統(tǒng)運行穩(wěn)定,性能良好。以上的設計和仿真方法,對其他類似的設計也有一定的參考作用。


            上一頁 1 2 下一頁

            評論


            相關推薦

            技術專區(qū)

            關閉