在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            關 閉

            新聞中心

            EEPW首頁 > 工控自動化 > 設計應用 > 基于CPLD的位同步時鐘提取電路設計

            基于CPLD的位同步時鐘提取電路設計

            ——
            作者:王志梁 劉篤仁 西安電子科技大學 時間:2007-01-26 來源:《電子元器件應用》 收藏


            引言

            本文引用地址:http://www.biyoush.com/article/21526.htm

            異步串行通信是現(xiàn)代電子系統(tǒng)中最常用的數(shù)據(jù)信息傳輸方式之一,一般情況下,為了能夠正確地對異步串行數(shù)據(jù)進行發(fā)送和接收,就必須使其接收與發(fā)送的碼元同步,位同步時鐘信號不僅可用來對輸入碼元進行檢測以保證收發(fā)同步,而且在對接收的數(shù)字碼元進行各種處理等過程中,也可以為系統(tǒng)提供一個基準的同步時鐘。

            本文介紹的位同步時鐘的提取方案,原理簡單且同步速度較快。整個系統(tǒng)采用veriloghdl語言編寫,并可以在cpld上實現(xiàn)。

            位同步時鐘的提取原理

            本系統(tǒng)由一個跳變沿捕捉模塊、一個狀態(tài)寄存器和一個可控計數(shù)器共三部分組成,整個系統(tǒng)的原理框圖如圖1所示,其中data_in是輸入系統(tǒng)的串行信號,clock是頻率為串行信號碼元速率2n倍的高精度時鐘信號,pulse_out是系統(tǒng)產(chǎn)生的與輸入串行信號每個碼元位同步的脈沖信號,即位同步時鐘。

            跳變沿捕捉模塊的輸入也就是整個的輸入data_in和clock。當data_in發(fā)生跳變時,無論是上升沿或是下降沿,捕捉模塊都將捕捉所發(fā)生的這次跳變,并產(chǎn)生一個脈沖信號clear,這個clear信號所反應的就是輸入信號發(fā)生跳變的時刻。然后以它為基準,就可以有效地提取輸入串行信號的同步時鐘。

            狀態(tài)寄存器有兩個輸入,分別接跳變沿捕捉模塊的輸出clear和可控計數(shù)器的輸出pulse_out,當clear信號的上升沿到來時,此狀態(tài)寄存器的輸出k被置1,之后在pulse_out和k信號本身的控制下,k在pulse_out和k信號上產(chǎn)生一個脈沖之后被置0,這個k為一般連接到可控計數(shù)器的控制端。

            可控計數(shù)器是模可變的計數(shù)器,在k信號的控制下可以對clock信號進行模為n-2或2n的計數(shù),其三個輸入分別接跳變沿捕捉模塊的輸出clear、狀態(tài)寄存器的輸出k和時鐘clock。其中clear信號可以對計數(shù)器進行異步清零,k信號可選擇計數(shù)的模,當k=1時,計數(shù)器的模為n-2,計數(shù)滿n-2后即產(chǎn)生輸出脈沖pulse_out,當k=0時,計數(shù)器的模為2n,計數(shù)滿2n時,產(chǎn)生輸出脈沖pulse_out。

            整個系統(tǒng)工作時,當輸入信號data_in發(fā)生跳變時,跳變沿捕捉將可以捕捉到這次跳變,并產(chǎn)生一個脈沖信號clear,此clear信號可以將可控計數(shù)器的計數(shù)值清零,同時將狀態(tài)寄存器的輸出k置1,并送入可控計數(shù)器中,以使計數(shù)器進行模塊為n-2的計數(shù),待計滿后,便可輸出脈沖信號pulse_out,此信號一方面可作為整個系統(tǒng)輸出的位同步時鐘信號,另一方面,它也被接進了狀態(tài)寄存器,以控制其輸出k在計數(shù)器完成n-2的計數(shù)后就變?yōu)?,并在沒有clear脈沖信號時使k保持為0,從而使可控計數(shù)器的模保持為2n,直到輸入信號data_in出現(xiàn)新的跳變沿并產(chǎn)生新的clear脈沖信號,由以上原理可見,在輸入信號為連“1”或連“0”的情況下,只要系統(tǒng)使用的時鐘信號足夠精確,就可以保證在一定時間里輸出滿足要求的位同步時鐘,而在輸入信號發(fā)生跳變時,系統(tǒng)又會捕捉下這個跳變沿并以此為基準輸出位同步時鐘。

            位同步時鐘的提取

            本系統(tǒng)包括三個部分,一是采用veriloghdl語言編寫程序,第二步再將每個部分作為一個模塊(module)來編寫,最后通過元件例化的方法將三個模塊連接起來,以完成這個整個系統(tǒng)的設計。

            下面是跳變沿捕捉模塊的部分程序,其中int0為串行輸入信號,pcclk為輸入系統(tǒng)的高精度時鐘信號,本模塊的輸出pcout對應于圖1中的clear信號,它同時又接入狀態(tài)寄存器模塊的psclr和可控計數(shù)器模塊的clr。其仿真結構如圖2所示。

            跳變沿捕捉模塊的部分程序如下:

            module pcheckcapture (pcout,int0,pcclk);

            ……

            reg pctemp1,pctemp2;

            always@(posedge pcclk) begin

            pctemp1<=int0;

            pctemp2<=pctemp1;

            end

            assign pcout=pctemp1^pctemp2;

            ……

            狀態(tài)寄存器模塊的部分程序如下,其中輸入信號psclr來自跳變沿捕捉模塊,另一個輸入信號pss則來自可控計數(shù)器的輸出s對應圖1中的pulse_out,輸出信號psout對應圖1中的k;

            module pchecksreg (psout,pss,psclr);

            ……

            wire pstemp;

            assign pstemp=~(pss&psout);

            always@(posedge pstemp or posedge psclr) begin

            if(psclr==1b1)psout<=1;

            else psout<=~psout;

            end

            ……

            下面是可控計數(shù)器模塊的部分程序,其中三個輸入信號k、clr、clk分別對應于圖1中的k、clear、clock,輸出信號s對應于圖1中的輸出信號pulse_out;

            module pcheckcoumter (s,k,clr,clk);

            ……

            always@(posedge clk or posedge clr)

            begin

            if(clr==1)begin

            s=0;

            cnt=0;

            end

            else begin

            if(k==0) begin

            if(cnt==2n-1)begin

            cnt=0;

            s=1;

            end;

            else begin

            cnt=cnt+1;

            s=0;

            end

            end

            else begin

            if(cnt==n-2)begin cnt=0;

            s=1;

            end

            else begin

            cnt=cnt+1;

            s=0;

            end

            ………

            在頂層模塊中,應對三個模塊進行例化,并在導線相連接,以構成一個完整的系統(tǒng),此模塊的程序如下:

            modulepchecktop (ptout,ptint,ptclk);

            inout ptout;

            input ptint,ptclk;

            pcheckcapture a (clear,ptint,ptclk);

            pcheckcounter b (ptout,k,clear,ptclk);

            pchecksreg

            c(k,ptout,clear);

            endmodule

            圖3為整個系統(tǒng)的仿真結果。

            結束語

            本位同步時鐘提取方案已在cpld器件上進行了仿真實現(xiàn),通過以上的分析可知,本位同步時鐘的提取方案具有結構簡單、節(jié)省硬件資源、同步建立時間短等優(yōu)點,在輸入信號有一次跳變后,系統(tǒng)出現(xiàn)連“1”連“0”,或信號中斷時,此系統(tǒng)仍然能夠輸出位同步時鐘脈沖,此后,只要輸入信號恢復并產(chǎn)生新的跳變沿,系統(tǒng)仍可以調(diào)整此位同步時鐘脈沖輸出而重新同步,此系統(tǒng)中輸入的時鐘信號頻率相對碼元速率越高,同步時鐘的位置就越精確,而當輸入碼元速率改變時,只要改變本系統(tǒng)中的n值系統(tǒng)就可重新正常工作。



            關鍵詞:

            評論


            相關推薦

            技術專區(qū)

            關閉