在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于BUFGMUX與DCM的FPGA時鐘電路設(shè)計

            基于BUFGMUX與DCM的FPGA時鐘電路設(shè)計

            ——
            作者:宋威,方穗明 時間:2007-01-26 來源:《現(xiàn)代電子技術(shù)》 收藏

            在當(dāng)前的數(shù)字集成電路設(shè)計中,同步電路占了絕大部分。所謂同步電路,即電路中的所有寄存器由為數(shù)不多的幾個全局時鐘驅(qū)動,被相同時鐘信號驅(qū)動的寄存器共同組成一個時鐘域,并可認(rèn)為同時時鐘域內(nèi)所有寄存器的時鐘沿同時到達。

            然而,在實際電路中,同時鐘域內(nèi)寄存器時鐘沿的到達時間存在偏差,即時鐘偏差。通過合理的時鐘設(shè)計,可以減少這種時鐘偏差,使其相對時鐘周期可以忽略不計,從而達到同步的效果。

            本文引用地址:http://www.biyoush.com/article/20762.htm

            1 asic的時鐘電路

            在asic的電路設(shè)計中,自動布局布線工具使用動態(tài)搭建時鐘緩沖器樹的方法來解決時鐘偏差問題。其基本思想就是控制時鐘源與寄存器之間的門延時與線路延時。如果同時鐘域內(nèi)所有寄存器的時鐘端與時鐘源之間的路徑,包含大體相同的時鐘緩沖器個數(shù)與連線長度,就可以近似地認(rèn)為時鐘信號從時鐘源到各寄存器時鐘端的延時是相等的,因此寄存器間的時鐘偏差可以忽略不計。

            asic時鐘樹結(jié)構(gòu)如圖1所示。

            2 fpga的時鐘電路

            隨著fpga集成度的不斷提升,單片fpga已經(jīng)可以完成百萬門級的集成電路設(shè)計。因此,很多asic設(shè)計可以利用fpga完成流片前的功能驗證。甚至直接使用fpga進行商業(yè)生產(chǎn)。但是,fpga的特殊結(jié)構(gòu)決定了基于fpga的設(shè)計不能直接照搬在asic設(shè)計當(dāng)中的某些經(jīng)驗,時鐘設(shè)計便是其中較突出的一條。asic時鐘樹結(jié)構(gòu)如圖1所示。

            由于fpga的生產(chǎn)工藝,在出廠之前,fpga內(nèi)部元件之間的連線已經(jīng)完全固定。同時,fpga具有連線延時相對門延時較大的特點,造成fpga并不能通過動態(tài)搭建時鐘緩沖器樹的方法解決時鐘偏差問題。實際上,時鐘樹結(jié)構(gòu)已經(jīng)被預(yù)先固化在芯片當(dāng)中。針對xilinx公司的virtex ⅱ系列的fpga。其時鐘樹結(jié)構(gòu)如圖2所示。

            該系列fpga直接利用單獨一層銅布線層搭建時鐘網(wǎng)絡(luò)。所有的時鐘信號,只能通過處于芯片縱向中軸線上下兩端的16個bufgmux進入時鐘網(wǎng)絡(luò)。所有bufgmux輸出端一直延伸到芯片的中心,連接到銅布線層處于芯片中央縱向分布寬度為8的時鐘總線??v向時鐘總線再連接到橫向的8條寬度為8的時鐘總線,進而延伸到每一個clb(configurable logic block,可編程邏輯塊)的grm(general route matrix,通用布線矩陣陣列)上。

            也就是說,在virtex ⅱ結(jié)構(gòu)的fpga當(dāng)中,最多可以存在16個時鐘域,然而同時只能存在最多8個全局時鐘(上下兩個對應(yīng)的bufgmux共用一條時鐘總線)。由于每個寄存器的時鐘端都通過橫向和縱向的時鐘總線連接到位于芯片中央的時鐘源,而時鐘源通過相同路徑長度的連線和bufgmux連接,因此可以認(rèn)為從同一bufgmux出發(fā)的時鐘信號到芯片內(nèi)所有寄存器的延時相同,從而沒有時鐘偏差,經(jīng)過實際工程驗證,同bufgmux構(gòu)成的時鐘域內(nèi)時鐘偏差最多不超過0.3ns。

            3 設(shè)計實例

            為了更好的說明fpga 時鐘電路的使用方法與其特殊的問題,下面將用一個在virtex ⅱ 6000 fpga上實現(xiàn)的設(shè)計實例具體說明時鐘電路建立的方法。

            3.1 問題分析

            圖3顯示了在該設(shè)計當(dāng)中的4個時鐘域。

            這樣的時鐘結(jié)構(gòu),在asic的時鐘樹設(shè)計中,并不會引發(fā)很大的問題。但是在fpga的設(shè)計中,如果不加處理,會引起電路綜合、布局布線的巨大壓力。其主要的問題源于fpga綜合軟件對bufgmux的自動指定,造成門控時鐘和分頻時鐘與源時鐘之間出現(xiàn)較大的時鐘偏差。

            一般,綜合軟件可以通過verilog hdl的“posedge”和“negedge”關(guān)鍵字,或者vhdl當(dāng)中的“event”關(guān)鍵字判斷出時鐘信號。然而,綜合工具并沒有判斷門控時鐘與分頻時鐘的能力,即就是綜合工具認(rèn)定的時鐘只能是一根網(wǎng)線,而不能穿越一般的邏輯門。為了讓同時鐘域的寄存器間沒有時鐘偏差。綜合工具會自動在時鐘的源頭為時鐘信號指定bufgmux,使得時鐘信號使用銅布線資源。

            經(jīng)過綜合工具的自動指定,最終會將圖3當(dāng)中時鐘結(jié)構(gòu)轉(zhuǎn)換為圖4中的電路結(jié)構(gòu)。

            正如第2節(jié)所述,fpga通過其特定的時鐘網(wǎng)絡(luò),使得時鐘信號從bufgmux到每個clb的時鐘端沒有時鐘偏差。但是,此結(jié)構(gòu)的間接后果是為每個clb的時鐘端添加了一個相同的時鐘線延時,即從bufgmux通過時鐘網(wǎng)絡(luò)到達grm的時間,在正常情況下,這個時間為6-7ns。

            正是由于這一點,在綜合工具自動指定bufgmux之后,為了實現(xiàn)clk_2xg這個門控時鐘,必須將clk_2x時鐘信號通過與門,再經(jīng)過bufgmux重新連接到時鐘資源。顯而易見,clk_2xg時鐘域的時鐘信號相對時鐘源clk_in來說經(jīng)過了兩次bufgmux和clk_2x的時鐘域產(chǎn)生了至少6ns的時鐘偏差。同理,clk_1xg和clk_1x相應(yīng)與clk_2x之間存在12ns和6ns的時鐘偏差。相對clk_2x 80mhz的時鐘頻率,一周期為12.5ns,顯然最大12ns的跨時鐘域的時鐘偏差是不能忍受的。從圖5的后仿波形當(dāng)中,可以很明顯地看到這個時鐘偏差達到了13.34ns。

            3.2 解決方案

            3.2.1 門控時鐘

            實際上,bufgmux并不是簡單的時鐘緩沖器,他是一個具有低時鐘偏差、高驅(qū)動能力并帶有選擇端的雙路選擇器。使用不同的原語進行實例化,bufgmux可以構(gòu)成時鐘選擇器、時鐘門控器或者簡單的時鐘緩沖器[1]。

            盡管bufgmux就3種使用方式,但如果讓綜合軟件自動在合適的位置指定bufgmux,由于綜合軟件只能認(rèn)出網(wǎng)線形式的時鐘信號,因而只會使用bufg的方式使用bufgmux,造成了上述的問題。

            為了去除由于門控時鐘造成的時鐘偏差,只能通過手動更改代碼,在合適的位置實例化bufgmux。在此例中可以為clk_2x信號實例化bufg原語,而使用bufgce原語替代原來的與門,并直接使用clk_in為bugce的輸入。這樣clk_2x和clk_2xg都只經(jīng)過了一個bufgmux,因此可以近似地認(rèn)為不存在時鐘偏差。同理clk_1x和clk_1xg之間的時鐘偏差也可以解決。

            3.2.2 分頻時鐘

            然而,bufgmux的3種使用方式并不能解決分頻寄存器造成的clk_1x和clk_2x之間的時鐘偏差問題。比較簡單的一種方法是使用clk_in作為分頻寄存器的輸入,而不對clk_2x進行分頻。

            盡管如此,由于分頻寄存器的器件延時和相應(yīng)的連接線路延時,clk_2x和clk_1x之間仍然存在大約2-3ns的時鐘偏差,對于某些跨時鐘域的關(guān)鍵路徑和時鐘保持(hold time)約束來說,仍然過大。另外,由于clk_in被分頻寄存器當(dāng)作時鐘使用,可能會造成綜合軟件自動給clk_in指定bufg,導(dǎo)致所有時鐘信號都需要經(jīng)過兩個bufgmux,產(chǎn)生一個12ns左右的輸入延時。

            針對這種問題,可以使用fpga當(dāng)中的另一個特殊資源——dcm(digital clock manager,數(shù)字時鐘管理單元)。dcm當(dāng)中包含一個dll(delay-locked loop,延遲鎖定電路),可以提供對時鐘信號的二倍頻和分頻功能,并且能夠維持各輸出時鐘之間的相位關(guān)系,即零時鐘偏差(更詳細的說明可查看參考文獻[1,2]。

            因此,針對分頻時鐘,可以直接利用dcm的分頻功能,從而省去分頻寄存器,徹底地解決了clk_2x和clk_1x之間的時鐘偏差。不過更合適的選擇是使用dcm的倍頻功能,這樣只需要為fpga準(zhǔn)備一個40mhz的低頻時鐘輸入,相對80mhz要更容易實現(xiàn)。

            3.2.3 最終實現(xiàn)

            通過bufgmux和dcm的使用,可以將圖4改造為圖6所示的電路結(jié)構(gòu)。

            改造后,每個時鐘域的時鐘信號和信號源clk_in之間都只通過一個dcm和一個bufgmux,他們之間的時鐘偏差僅為時鐘網(wǎng)絡(luò)本身的時鐘偏差和dcm的輸出到各bufgmux輸入端之間的線路延時偏差。如果進一步優(yōu)化,通過在布局布線的步驟施加對bufgmux的位置約束,迫使圖5中的4個bufgmux都處于fpga的上方或者下方的8個bufgmux上,跨時鐘域的時鐘偏差在virtex ⅱ 6000fpga當(dāng)中可以控制在0.5ns以內(nèi),基本滿足80mhz的要求。改造后的時鐘電路的后仿波形如圖7所示,其最大的時鐘偏差為0.722ns。

            實際上,dcm和bufgmux從virtex ⅱ開始,已經(jīng)成為fpga的標(biāo)準(zhǔn)元件,可以在spartan-3,virtex ⅱ,virtex ⅱ pro,virtex-4等器件上直接使用,因此該電路結(jié)構(gòu)也可相應(yīng)推廣到這些fpga的電路設(shè)計當(dāng)中。

            4 結(jié)語

            本文通過比較asic時鐘樹結(jié)構(gòu)和fpga時鐘網(wǎng)絡(luò)的結(jié)構(gòu),說明了fpga時鐘網(wǎng)絡(luò)的自身特點。通過一個設(shè)計實例,分析了直接使用綜合工具實現(xiàn)多時鐘域的電路設(shè)計所存在的問題,并針對這些問題提出了利用bufgmux的三種使用方式代替門控時鐘與利用dcm代替分頻時鐘的方法,較好地解決了fpga時鐘電路的時鐘偏差問題,并具有一定的適用性。



            關(guān)鍵詞:

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉