在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA芯片最小系統(tǒng)電路設(shè)計攻略 —電路圖天天讀(103)

            FPGA芯片最小系統(tǒng)電路設(shè)計攻略 —電路圖天天讀(103)

            作者: 時間:2017-10-28 來源:網(wǎng)絡(luò) 收藏

              是英文Field Programmable Gate Array 的縮寫,即現(xiàn)場可編程門陣列。利用它的現(xiàn)場可編程特性,將原來的電路板級產(chǎn)品集成為芯片級產(chǎn)品,縮小體積,縮短系統(tǒng)研制周期,方便系統(tǒng)升級,具有容量大、邏輯功能強,提高系統(tǒng)的穩(wěn)定性的同時兼有高速、高可靠性??梢栽跀?shù)字系統(tǒng)設(shè)計中完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能。要研究的是Altera 公司推出的一款FLEX10K 系列芯片,通過學(xué)習(xí)該芯片的工作原理和使用特性,設(shè)計一個基于FLEX10K 芯片的最小系統(tǒng),通過對該最小系統(tǒng)的設(shè)計讓大家能夠更好的了解,并對其產(chǎn)生濃厚的興趣,為更多想要了解學(xué)習(xí)FPGA 的人們做個很好的開頭。

            本文引用地址:http://www.biyoush.com/article/201710/369304.htm

              復(fù)位和晶振電路原理圖設(shè)計

              一個芯片,尤其是可編程芯片,通常在上電的瞬間需要一個短暫的時間進行內(nèi)部參數(shù)的初始化,這個時候芯片無法立即進入工作狀態(tài)。通常稱上電初始化這些工作為復(fù)位,完成這個功能的電路稱之為復(fù)位電路。本FPGA 芯片使用的是低電平復(fù)位,支持上電復(fù)位和手動復(fù)位,RESET 按下之后產(chǎn)生低電平。

              圖4-2 復(fù)位電路原理圖設(shè)計

              晶振是為電路提供頻率基準(zhǔn)的元器件,通常分成有源晶振和無源晶振兩個大類,無源晶振需要芯片內(nèi)部有振蕩器,并且晶振的信號電壓根據(jù)起振電路而定,允許不同的電壓,但無源晶振通常信號質(zhì)量和精度較差,需要精確匹配外圍電路(電感、電容、電阻等),如需更換晶振時要同時更換外圍的電路。有源晶振不需要芯片的內(nèi)部振蕩器,可以提供高精度的頻率基準(zhǔn),信號質(zhì)量也較無源晶振要好。本FPGA 芯片采用50MHZ 的有源貼片晶振作為芯片工作的時鐘輸入(圖4-3)。

              圖4-3 晶振電路原理圖設(shè)計

              蜂鳴器電路原理圖設(shè)計

              電路很簡單,需要說明的是開發(fā)板上使用的是高品質(zhì)的蜂鳴器,需要脈沖控制其發(fā)聲。電路圖中的晶體管當(dāng)作開關(guān)來使用,當(dāng)I/O 提供的驅(qū)動能力不夠的時候,晶體管能增強驅(qū)動能力。低電平有效(圖4-4)。

              圖4-4 蜂鳴器電路原理圖設(shè)計

              開關(guān)電路原理圖設(shè)計

              最小系統(tǒng)板上使用的四腿按鍵實際上是分兩組,每組中的兩個是相通的,而兩組直接是通過上面的按鈕來控制通斷狀態(tài)的。簡單理解成開關(guān)就可以了,按下去兩端就形成短路,松開手就形成開路。短路相當(dāng)于輸入0,開路為1。另外需要說明的是,由于按鍵屬于機械開關(guān),按動過程不可避免存在抖動的現(xiàn)象,所以用戶按下按鍵的時間可以稍微長一點(圖4-5)。

              圖4-5 按鍵開關(guān)電路原理圖設(shè)計

              撥碼開關(guān)就是相當(dāng)與一個開關(guān)量,撥到ON 就表示接通,OFF 就是斷開,在數(shù)字電路中對 0、1,通常用于二進制輸入。本課題最小系統(tǒng)板使用八位撥碼開關(guān)作為一個字節(jié)的輸入,撥到ON 時相當(dāng)于輸入“1”,默認(rèn)輸入“0”(圖4-6)。

              圖4-6 八位撥碼開關(guān)電路原理圖設(shè)計

              JTAG 模式配置電路原理圖設(shè)計

              最小系統(tǒng)采用的FPGA 是Altera 公司的FLEX10K10 芯片,所以配置的PROM 選用的型號為EPC2LC20N,是20 腳的PLCC 封裝,上拉電阻R4 是1K,其余的上拉電阻均是5K,TDI、TCK、TMS 和TDO 分別于JTAG 標(biāo)準(zhǔn)接口相連,完成配置電路的設(shè)計(圖4-13)。

              圖4-13 JTAG 模式配置電路原理圖設(shè)計

              D 型并口下載線電路原理圖設(shè)計

              此下載線是由一個D 型25 針的并口與計算機相連接,10 針的一端與電路板相連接,數(shù)據(jù)的下載通過計算機直接配置,此下載線可以支持2.5V、3.3V 及5.0V 電壓的下載模式,是一種可以通用型的下載線(圖4-15)。

              圖4-15 D 型并口下載線電路原理圖設(shè)計

              最小系統(tǒng)電路設(shè)計的總體電路原理圖

              使用AlTIum 軟件設(shè)計的電路原理圖,F(xiàn)PGA 最小系統(tǒng)板包括時鐘電路、復(fù)位電路、電源電路、JATG 電路、PROM 配置電路、顯示模塊電路、開關(guān)電路以及各種接口電路(圖4-16)。

              圖4-16 最小系統(tǒng)電路設(shè)計的總體電路原理圖

            電子發(fā)燒友網(wǎng)技術(shù)編輯點評分析:

              在當(dāng)前國內(nèi)外信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已成為有目共睹的趨勢。從傳統(tǒng)的應(yīng)用中小規(guī)模芯片構(gòu)成電路系統(tǒng)到廣泛地應(yīng)用單片機,直至FPGA 在系統(tǒng)設(shè)計中的應(yīng)用。電子設(shè)計技術(shù)已邁人了一個全新的階段。FPGA 利用它的現(xiàn)場可編程特性,將原來的電路板級產(chǎn)品集成為芯片級產(chǎn)品,縮小體積,縮短系統(tǒng)研制周期,方便系統(tǒng)升級,具有容量大、邏輯功能強,提高系統(tǒng)的穩(wěn)定性,而且兼有高速、高可靠性。越來越多的電子設(shè)計人員使用芯片進行電子系統(tǒng)的設(shè)計,通過基于FPGA 最小系統(tǒng)開發(fā)設(shè)計,說明了FAPG 芯片研究的動機和研究意義。
            大家如有問題,歡迎在評論處討論。

            ——電子發(fā)燒友網(wǎng)整理,轉(zhuǎn)載請注明出處!

              ----------------------------------------

              以連接器資料集錦——洞悉連接器現(xiàn)狀與趨勢!

              



            關(guān)鍵詞: 智能硬件 MCU FPGA

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉