在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 在FPGA開發(fā)中盡量避免全局復位的使用?(2)

            在FPGA開發(fā)中盡量避免全局復位的使用?(2)

            作者: 時間:2017-10-13 來源:網(wǎng)絡 收藏

            在Xilinx 的器件中,全局的復位/置位信號(Global Set/Reset (GSR))(可以通過全局復位管腳引入)是幾乎絕對可靠的,因為它是芯片內(nèi)部的信號。如果所有的觸發(fā)器都使用這一全局復位信號,則GSR信號將形成一個高扇出的網(wǎng)絡(有興趣的朋友可以在綜合工具中查看)。雖然在啟動順序中,它可以與一個用戶自定義的時鐘進行同步,但是想讓它與設計中的所有時鐘信號進行同步是不可能的;比如,一個Xilinx 中可能含有多個DLL/DCM/PLL時鐘處理模塊,每個模塊又可以產(chǎn)生多個時鐘信號,在各個模塊內(nèi)部進行時鐘信號的同步是可行的,然而想讓所有時鐘信號同步是完全不可行的——從DCM的分布上就可以看出來:中間相隔的長距離布線對高頻時鐘信號的延時顯著增大,進行同步自然無法做到。于是,在時鐘信號頻率越來越高的情況下,全局復位信號便開始成為時序關鍵。解釋如下:

            本文引用地址:http://www.biyoush.com/article/201710/365660.htm

            圖1被兩個時鐘信號的邊沿截斷的復位信號的時序圖

            關鍵詞: FPGA

            評論


            相關推薦

            技術(shù)專區(qū)

            關閉