在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA開發(fā)要注意的十大要點

            FPGA開發(fā)要注意的十大要點

            作者: 時間:2017-10-13 來源:網(wǎng)絡(luò) 收藏

            1、器件選型的7個原則:器件供貨渠道和開發(fā)工具的支持、器件的硬件資源、器件的電氣接口標準、器件的速度等級、器件的穩(wěn)定等級、器件的封裝和器件的價格。

            本文引用地址:http://www.biyoush.com/article/201710/365646.htm

            2、Spartan-3E和Spartan-3A主要運用于邏輯設(shè)計和簡單數(shù)字信號處理,Virtex-4 LX和Virtex-5 LX主要用于高速邏輯運算,Virtex-4 SX和Virtex-5 SX主要用于高速復(fù)雜數(shù)字信號處理,Virtex-4 FX和Virtex-5 FX主要用于嵌入式系統(tǒng)。

            3、硬件資源包括:邏輯資源、I/0口資源、布線資源、DSP資源、存儲器資源、鎖相環(huán)資源、串行收發(fā)器資源和硬核微處理器資源等。

            4、過度I/O口資源的消耗可能會導(dǎo)致2個問題:負荷過重,器件發(fā)熱嚴重,嚴重影響器件的速度性能、工作穩(wěn)定度和壽命,設(shè)計中要考慮器件的散熱問題;局部布線資源不足,電路的運行速度明顯降低,有時甚至使設(shè)計不能適配器件,設(shè)計失敗。

            5、器件中存儲器資源主要有2個用途:作高性能濾波器;實現(xiàn)小容量高速數(shù)據(jù)緩存。

            6、面積優(yōu)先原則可以節(jié)省器件內(nèi)部的邏輯資源,盡可能地使用串行邏輯結(jié)構(gòu),但是以犧牲速度為代價;而速度優(yōu)先原則保證了器件的整體工作速度,即盡可能地使用并行邏輯結(jié)構(gòu),但是以犧牲邏輯資源為代價。

            7、添加約束的原則為先附加全局約束,再補充局部約束,而且局部約束比較寬松。其目的是在可能的地方盡量放松約束,提高布線成功概率,減少ISE布局布線時間。典型的全局約束包括周期約束和偏移約束。

            8、在添加全局時序約束時,需要根據(jù)時鐘頻率劃分不同的時鐘域,添加各自的周期約束;然后對輸入輸出端口信號添加偏移約束,對片內(nèi)邏輯添加附加約束。

            9、附加時鐘周期約束的兩種方法:簡易方法和推薦方法。簡易方式是直接將周期約束附加到寄存器時鐘網(wǎng)線上,其語法為:[約束信號] PERIOD = {周期長度} {HIGH | LOW} [脈沖持續(xù)時間];其中[]內(nèi)的內(nèi)容為可選項,{}中的內(nèi)容為必選項,“|”表示選擇項。如:Net clk_100MHz period = 10ns High 5ns。推薦方法常用于約束具有復(fù)雜派生關(guān)系的時鐘網(wǎng)絡(luò),其語法為:TIMESPEC TS_idenTIfier = PERIOD TNM_reference {周期長度} {HIGH | LOW} [脈沖持續(xù)時間]。如:NET clk_50MHz = syn_clk; TIMESPECT TS_sync_clk = PERIOD sync_clk 20 HIGH 10。TIMESPEC利用識別符定義派生時鐘的語法為:TIMESPEC TS_identifier2 = PERIOD timegroup_name TS_identifier1 [* | /] 倍數(shù)因子 [+ | -] phasevalue [單位]。(詳見開發(fā)全攻略第45頁)。

            10、造成時序性能差的直接原因可分為三類:布局較差、邏輯級數(shù)過多以及信號扇出過高。



            關(guān)鍵詞: FPGA

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉