在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > VGA的驅(qū)動(dòng)顯示以及邏輯分析儀的使用

      VGA的驅(qū)動(dòng)顯示以及邏輯分析儀的使用

      作者: 時(shí)間:2017-10-11 來(lái)源:網(wǎng)絡(luò) 收藏

      Zedboard的接口框圖如下:

      本文引用地址:http://www.biyoush.com/article/201710/365508.htm

      掛在PL側(cè)的模塊有HDMI、、OLED等,下面將詳細(xì)介紹在Zedboard上驅(qū)動(dòng)的過(guò)程,開(kāi)發(fā)環(huán)境為Vivado 2016.2。Zedboard是通過(guò)權(quán)電阻網(wǎng)絡(luò)來(lái)搭建的DAC電路,

      關(guān)于的驅(qū)動(dòng)原理,請(qǐng)看下面的時(shí)序圖:

      程序中就是通過(guò)計(jì)數(shù)器來(lái)模擬產(chǎn)生行、場(chǎng)同步信號(hào)。這里主要介紹下Vivado的開(kāi)發(fā)流程。Vivado下新建工程,選擇開(kāi)發(fā)板Zedboard,如圖:

      將修改好的工程代碼都加進(jìn)來(lái),這里通過(guò)clock Wizard重新生成所需要的時(shí)鐘,方法和quartus大同小異,移植好的工程如圖:

      然后執(zhí)行Run Synthesis、Run ImplementaTIon和Generate Bitstream就可以生成.Bit文件下載到FPGA里了。這里我又想用下在線(xiàn)的功能,那么首先需要在代碼里對(duì)需要查看波形的信號(hào)前加(* mark_debug=ture *),就算該信號(hào)在工程中沒(méi)有連接,也不會(huì)別編譯器優(yōu)化掉。如圖:

      我們將要在中觀(guān)察VGA的紅、綠、藍(lán)信號(hào)。選擇Set Up Debug,將感興趣的信號(hào)加進(jìn)來(lái)。

      注意時(shí)鐘域別弄錯(cuò)了,設(shè)置好后,我們發(fā)現(xiàn)RTL視圖里多了調(diào)試模塊

      然后在Hardware Manager中執(zhí)行 Open Target,連接上目標(biāo)開(kāi)發(fā)板后,Program device,下載完后,窗口就會(huì)自動(dòng)出來(lái)。

      最后的顯示效果如下:



      評(píng)論


      相關(guān)推薦

      技術(shù)專(zhuān)區(qū)

      關(guān)閉