在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 如何通過RTL分析、SDC約束和綜合向?qū)Ц焱瞥鯢PGA設計

            如何通過RTL分析、SDC約束和綜合向?qū)Ц焱瞥鯢PGA設計

            作者: 時間:2017-06-04 來源:網(wǎng)絡 收藏

            本文引用地址:http://www.biyoush.com/article/201706/348760.htm

            大多數(shù) 設計人員都充滿熱情地開展專業(yè)化問題解決和創(chuàng)造性工作,當然,他們工作壓力也相當大,工作流程也非常單調(diào)乏味。幸運的是,EDA 公司和 廠商不斷開發(fā)新的工具和方法,推進繁瑣任務的自動化,幫助設計團隊集中精力做好創(chuàng)造性工作。下面我們就來看看 工具流程的演進發(fā)展,了解一下現(xiàn)代 FPGA 團隊是如何利用 分析、約束生成和綜合導向來減少設計迭代的。

            如果您已經(jīng)是一名 FPGA 設計專業(yè)人士,那么將擁有輝煌的職業(yè)發(fā)展前景,因為越來越多傳統(tǒng)上需要 ASIC 實現(xiàn)的設計現(xiàn)已改用 FPGA。隨著新一代芯片工藝技術的推出,設計 ASIC的成本正呈幾何級數(shù)增加。與此同時,F(xiàn)PGA 廠商則能利用最新工藝技術實現(xiàn)新一代產(chǎn)品,且不會讓客戶承擔過重的成本負擔。


            但不容樂觀的是,F(xiàn)PGA 設計相當復雜,需要跟 ASIC 流程一樣復雜的工具流程,這往往需要整個設計團隊的共同努力才能完成,而不能光靠一名設計人員。因此,F(xiàn)PGA 設計團隊在著手ECO 或新項目之前應認真分析現(xiàn)有的工具套件。那么好消息呢?就是新一代EDA 工具如雨后春筍般涌出,可助他們一臂之力。設計人員可選擇采用標準數(shù)據(jù)格式且易于安裝和使用的工具,簡化流程集成工作,而且能夠在選定的平臺(不管是 Windows 還是 Linux)上實現(xiàn)本機運行。


            FPGA 工具流程的發(fā)展演進


            這些年來,F(xiàn)PGA 設計日趨復雜,工具流程也隨之發(fā)展,而且越來越像 ASIC流程。上世紀 90 年代,F(xiàn)PGA 流程(見圖 1 的流程 A)跟當時的簡易 ASIC 流程一樣,最初以 為基礎,并采用綜合及布局布線工具。隨著設計變得進一步復雜化,F(xiàn)PGA 團隊在流程中增加了時序分析功能,幫助客戶確保設計能按指定的頻率運行。今天的 FPGA已經(jīng)發(fā)展為龐大的系統(tǒng)平臺,設計團隊通常要通過 分析來最小化設計迭代,并確保設計能夠?qū)崿F(xiàn)相應的性能目標。


            進而言之,由于今天的 FPGA 設計項目非常龐大復雜,所以設計人員需要想盡一切辦法更好地了解設計的規(guī)模和復雜性,以便更好地控制流程中的工具,加速設計上市進程?,F(xiàn)代FPGA 設計團隊正在采用一種新型方法,那就是在整個設計流程中貫穿約束機制。我們不妨看看當下最流行的、現(xiàn)已得到賽靈思最新 Vivado 流程支持的一種約束方法——Synopsys 設計約束 () 格式,以及了解如何通過 讓設計項目受益。


            什么是


            SDC 是一款基于 TCL 的格式,可用來設定設計目標,包括設計的時序、功耗和面積約束。一些產(chǎn)品能讀取或?qū)懭?SDC。一些示例 SDC 約束包括時序約束(如創(chuàng)建時鐘、創(chuàng)建生成時鐘、設置輸入延遲和設置輸出延遲)和時序例外(如設置錯誤路徑、設置最大延遲、設置最小延遲以及設置多周期路徑)。這些 SDC 約束通常應用于寄存器、時鐘、端口、引腳和網(wǎng)絡(連線)等設計對象。


            需要指出的是,盡管 SDC 是標準化格式,但生成的 SDC 和讀取 SDC之間還是略有差異(不同工具之間有差異)。了解這些差異并積極采取措施,有助于避免意外情況的發(fā)生。


            SDC 不應過于復雜


            SDC 最常見的應用就是約束綜合。一般說來,設計人員要考慮設計的哪些方面需要約束,并為其編寫 SDC。設計人員通常要執(zhí)行流程 B 中描述的流程,首次肯定無法進行時序收斂。隨后要反復手動盲目嘗試添加 SDC,以實現(xiàn)時序收斂,或讓設計能在指定的頻率上工作。許多從事過上述工作的設計人員都抱怨說設計迭代要花好幾個星期,往往會拖延設計進程。


            迭代的另一個問題在于,數(shù)名設計人員可能在不同的地點為 SDC 設計不同的模塊。這樣設計工作會變得非常復雜,設計團隊必須想辦法驗證SDC,避免在芯片級封裝階段出現(xiàn)層級名稱的沖突。要確保進行有效的設計協(xié)作,就必須采用適當?shù)墓ぞ吆头椒ā?/p>


            流程 C 是現(xiàn)代化流程,除了流程B 的工具之外還采用了分析、SDC 約束和高層次綜合技術,在解決上述問題方面發(fā)揮了重大作用。

            RTL SDC 綜合向?qū)?/a> FPGA

            評論


            相關推薦

            技術專區(qū)

            關閉