EDA行業(yè)及這三大EDA工具廠商你了解多少?
去年11月份,全球三大EDA工具軟件廠商巨頭之一的Mentor Graphics被西門子以45億美元現(xiàn)金方式收購,引起業(yè)內(nèi)不少關(guān)注。今天,三大巨頭之一的Cadence發(fā)布了業(yè)界首款已通過產(chǎn)品流片的第三代并行仿真平臺Xcelium。然而,你是不是不知道EDA在IC設(shè)計中有多重要,你是不是對EDA行業(yè)及這三大EDA工具廠商還不夠了解??赐暌韵聝?nèi)容你就明白了。
本文引用地址:http://www.biyoush.com/article/201703/344790.htm■ Cadence發(fā)布新仿真平臺
今天, Cadence公司發(fā)布了業(yè)界首款已通過產(chǎn)品流片的第三代并行仿真平臺Xcelium?。基于多核并行運算技術(shù),Xcelium? 可以顯著縮短片上系統(tǒng)(SoC)面市時間。
較Cadence上一代仿真平臺,Xcelium? 單核版本性能平均可提高2倍,多核版本性能平均可提高5倍以上。Cadence?Xcelium仿真平臺已經(jīng)在移動、圖像、服務(wù)器、消費電子、物聯(lián)網(wǎng)(IoT)和汽車等多個領(lǐng)域的早期用戶中得到了成功應(yīng)用,并通過產(chǎn)品流片驗證。
Cadence是一個專門從事電子設(shè)計自動化(EDA)的軟件公司,由SDA Systems和ECAD兩家公司于1988年兼并而成。是全球最大的電子設(shè)計技術(shù)(Electronic DesignTechnologies)、程序方案服務(wù)和設(shè)計服務(wù)供應(yīng)商。其解決方案旨在提升和監(jiān)控半導(dǎo)體、計算機系統(tǒng)、網(wǎng)絡(luò)工程和電信設(shè)備、消費電子產(chǎn)品以及其它各類型電子產(chǎn)品的設(shè)計。
產(chǎn)品涵蓋了電子設(shè)計的整個流程,包括系統(tǒng)級設(shè)計,功能驗證,IC綜合及布局布線,模擬、混合信號及射頻IC設(shè)計,全定制集成電路設(shè)計,IC物理驗證,PCB設(shè)計和硬件仿真建模等。 其總部位于美國加州圣何塞(San Jose),在全球各地設(shè)有銷售辦事處、設(shè)計及研發(fā)中心。2016年,Cadence被《財富》雜志評為“全球年度最適宜工作的100家公司”。
■ 什么是EDA工具?
EDA是IC電子行業(yè)必備的設(shè)計工具軟件,是IC產(chǎn)業(yè)鏈最上游的子行業(yè)。Cadence、Synopsys、Mentor Graphics是EDA工具軟件廠商全球三大巨頭。去年11月份,Mentor Graphics被西門子以45億美元現(xiàn)金方式的收購。
EDA工具是電子設(shè)計自動化(ElectronicDesignAutomation)的簡稱,是從計算機輔助設(shè)計(CAD)、計算機輔助制造(CAM)、計算機輔助測試(CAT)和計算機輔助工程(CAE)的概念發(fā)展而來的。利用EDA工具,工程師將芯片的電路設(shè)計、性能分析、設(shè)計出IC版圖的整個過程交由計算機自動處理完成。
由于上世紀(jì)六十七年代,集成電路的復(fù)雜程度相對偏低,這使得工程師可以依靠手工完成集成電路的設(shè)計、布線等工作。但隨著集成電路越來越復(fù)雜,完全依賴手工越來越不切實際,工程師們只好開始嘗試將設(shè)計過程自動化,在1980年卡弗爾.米德和琳.康維發(fā)表的論文《超大規(guī)模集成電路系統(tǒng)導(dǎo)論》提出了通過編程語言來進行芯片設(shè)計的新思想,加上集成電路邏輯仿真、功能驗證的工具的日益成熟,使得工程師們可以設(shè)計出集成度更高且更加復(fù)雜的芯片。
1986年,硬件描述語言Verilog問世,Verilog語言是現(xiàn)在最流行的高級抽象設(shè)計語言。1987年,VHDL在美國國防部的資助下問世。這些硬件描述語言的問世助推了集成電路設(shè)計水平的提升。隨后,根據(jù)這些語言規(guī)范產(chǎn)生的各種仿真系統(tǒng)迅速被推出,這使得設(shè)計人員可對設(shè)計的芯片進行直接仿真。隨著技術(shù)的進步,設(shè)計項目可以在構(gòu)建實際硬件電路之前進行仿真,芯片布線布局對人工設(shè)計的要求和出錯率也不斷降低。
時至今日,盡管所用的語言和工具仍然不斷在發(fā)展,但是通過編程語言來設(shè)計、驗證電路預(yù)期行為,利用工具軟件綜合得到低抽象級物理設(shè)計的這種途徑,仍然是數(shù)字集成電路設(shè)計的基礎(chǔ)。一位從事CPU設(shè)計的工程師表示,“在沒有EDA工具之前,搞電路要靠人手工,對于大規(guī)模集成電路有上億晶體管的設(shè)計用手工簡直是不可為的。可以說有了EDA工具,才有了超大規(guī)模集成電路設(shè)計的可能”。
■ 聽ARM和ST怎么說?
Cadence公司發(fā)布業(yè)界首款已通過產(chǎn)品流片的第三代并行仿真平臺Xcelium?。ARM和ST都發(fā)表了自己的看法。
“不論是ARM還是我們的合作伙伴,交付產(chǎn)品以達到客戶預(yù)期的能力,不可避免的需要快速和嚴格的驗證環(huán)節(jié),”ARM公司技術(shù)服務(wù)產(chǎn)品部總經(jīng)理Hobson Bullman說,“Xcelium并行仿真平臺對于基于ARM的SoC設(shè)計,在門級仿真獲得4倍的性能提升,在RTL仿真獲得5倍的性能提升?;谶@些結(jié)果,我們期待Xcelium可以幫助我們更快和更可靠的交付最復(fù)雜SOC,”
“針對智能汽車和工業(yè)物聯(lián)網(wǎng)應(yīng)用中復(fù)雜的28nm FD-SOI SoC和ASIC設(shè)計,快速和可擴展的仿真是滿足嚴苛開發(fā)周期的關(guān)鍵!” 意法半導(dǎo)體公司CPU團隊經(jīng)理Francois Oswald說到,“我們使用CadenceXcelium并行仿真平臺,在串行模式DFT仿真中得到8倍的速度提升,所以數(shù)字和混合信號SoC驗證團隊選擇Xcelium作為標(biāo)準(zhǔn)的仿真解決方案?!?/p>
■ Xcelium仿真平臺具備哪些優(yōu)勢呢?
多核仿真,優(yōu)化運行時間,加快項目進度。第三代Xcelium仿真平臺源于收購Rocketick公司帶來的技術(shù),是業(yè)內(nèi)唯一正式發(fā)布的基于產(chǎn)品流片的并行仿真平臺。利用Xcelium可顯著縮短執(zhí)行時間,在寄存器傳輸級(RTL)仿真可平均提速3倍,門級仿真可提高5倍,DFT仿真可提高 10倍,節(jié)約項目時間達數(shù)周至數(shù)月。
應(yīng)用廣泛:Xcelium仿真平臺支持多種最新設(shè)計風(fēng)格和IEEE標(biāo)準(zhǔn),使工程師無需重新編碼即可提升性能。
使用方便:Xcelium仿真平臺的編譯流程將設(shè)計與驗證測試環(huán)境代碼分配至最優(yōu)引擎,并自動選取最優(yōu)CPU內(nèi)核數(shù)目,提高執(zhí)行速度。
采用多項專利技術(shù)提高生產(chǎn)力(申請中):優(yōu)化整個SoC驗證時間的新技術(shù)包括:為達到快速驗證收斂的SystemVerilog Testbench覆蓋率和多核并行編譯。
“在設(shè)計開發(fā)高質(zhì)量新產(chǎn)品時,驗證通常是最耗費成本和時間的環(huán)節(jié),”Cadence公司高級副總裁兼數(shù)字簽核事業(yè)部和系統(tǒng)驗證事業(yè)部總經(jīng)理AnirudhDevgan博士表示?!癤celium仿真平臺、JasperGold?Apps、Palladium? Z1企業(yè)級仿真平臺和Protium? S1 FPGA原型驗證平臺共同構(gòu)成了市場上最強大的驗證產(chǎn)品套件,幫助工程師加快設(shè)計創(chuàng)新的步伐?!?/p>
全新Xcelium仿真平臺是Cadence驗證套件家族的新成員,繼承Cadence的創(chuàng)新傳統(tǒng),并全面符合Cadence系統(tǒng)設(shè)計實現(xiàn)(SDE)戰(zhàn)略,該戰(zhàn)略的宗旨是幫助系統(tǒng)和半導(dǎo)體設(shè)計公司有效的開發(fā)更完整、更具競爭力的終端產(chǎn)品。該驗證套件(Cadence Verification Suite)包含最先進的核心引擎技術(shù),采用多種驗證架構(gòu)技術(shù)及解決方案,幫助客戶優(yōu)化設(shè)計質(zhì)量,提高生產(chǎn)力,滿足不同應(yīng)用和垂直領(lǐng)域的驗證需求。
Cadence同時發(fā)布Protium S1 FPGA原型驗證平臺——Cadence驗證產(chǎn)品家族的新成員,原型驗證時間縮短最高達50%。
評論