在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 基于LVDS技術(shù)的實(shí)時(shí)圖像測(cè)試裝置的設(shè)計(jì)

            基于LVDS技術(shù)的實(shí)時(shí)圖像測(cè)試裝置的設(shè)計(jì)

            作者: 時(shí)間:2010-06-08 來(lái)源:網(wǎng)絡(luò) 收藏
            目前在一些彈載設(shè)備中,由于采集的數(shù)據(jù)量很大,因此在其與地面測(cè)試臺(tái)進(jìn)行數(shù)據(jù)傳輸時(shí)需要很高的傳輸速率。傳統(tǒng)的圖像數(shù)據(jù)傳輸方法存在很大的局限性。比如,物理層接口無(wú)法滿足數(shù)據(jù)的傳輸速度;由于傳輸通道的增多引起傳輸導(dǎo)線數(shù)量的增加導(dǎo)致系統(tǒng)功耗、噪聲也隨之增大等。低電壓差分信號(hào)傳輸技術(shù)()為解決這一問(wèn)題提供了可能。
            1 技術(shù)簡(jiǎn)介
              技術(shù)的核心是采用極低的電壓擺幅高速差動(dòng)傳輸數(shù)據(jù),可以實(shí)現(xiàn)點(diǎn)對(duì)點(diǎn)或一點(diǎn)對(duì)多點(diǎn)的連接,具有低功耗、低誤碼率、低串?dāng)_和低輻射等特點(diǎn),其傳輸介質(zhì)可以是銅質(zhì)的PCB連線,也可以是平衡電纜。LVDS在對(duì)信號(hào)完整性、低抖動(dòng)及共模特性要求較高的系統(tǒng)中得到了越來(lái)越廣泛的應(yīng)用[1]。
              圖1為L(zhǎng)VDS器件單工通信基本原理框圖。它由一個(gè)驅(qū)動(dòng)器、差分互連單元和一個(gè)接收器組成。驅(qū)動(dòng)器和接收器主要完成信號(hào)電平和傳輸方式轉(zhuǎn)換,它不依賴于特定的供電電壓,很容易遷移到低壓供電的系統(tǒng)中去,而性能不變?;ミB單元包含電纜、PCB上差分導(dǎo)線對(duì)以及匹配電阻。

            本文引用地址:http://www.biyoush.com/article/195398.htm

            2 系統(tǒng)總體方案設(shè)計(jì)
              系統(tǒng)采用USB接口電路實(shí)現(xiàn)計(jì)算機(jī)與FPGA的數(shù)據(jù)傳輸,以LVDS串行器與解串器構(gòu)建的發(fā)送與接收電路。系統(tǒng)的原理框圖如圖2所示。

              系統(tǒng)的工作原理為:計(jì)算機(jī)將控制命令及數(shù)據(jù)經(jīng)由USB接口發(fā)送給FPGA,F(xiàn)PGA將實(shí)時(shí)圖像數(shù)據(jù)部分存儲(chǔ)到高速SRAM,然后根據(jù)控制命令將SRAM中數(shù)據(jù)傳送給LVDS串行器;另外,F(xiàn)PGA還需將回讀的實(shí)時(shí)圖像數(shù)據(jù)以20 MB/s的速度經(jīng)由USB接口發(fā)送給計(jì)算機(jī)進(jìn)行處理。
            3 系統(tǒng)結(jié)構(gòu)組成及其實(shí)現(xiàn)
            3.1 USB接口實(shí)現(xiàn)

              本系統(tǒng)所使用的USB單片機(jī)選用Cypress公司開(kāi)發(fā)的EZ-USB FX2芯片CY7C68013。該芯片集成了51單片機(jī)內(nèi)核、USB2.0收發(fā)器、串行接口引擎(SIE)、4 KBFIFO存儲(chǔ)器以及通用可編程接口等模塊,這些模塊則保證了CY7C68013可與外圍器件實(shí)現(xiàn)無(wú)縫的、高速的數(shù)據(jù)傳輸[2]。用戶在使用該單片機(jī)與外圍設(shè)備進(jìn)行數(shù)據(jù)傳輸時(shí),只需直接利用GPIF接口來(lái)實(shí)現(xiàn)與外圍設(shè)備之間的邏輯連接,就可以進(jìn)行高速數(shù)據(jù)的傳輸。CY7C68013的GPIF接口有16位數(shù)據(jù)線,6個(gè)RDY信號(hào)和6個(gè)CTL信號(hào)。其中RDY信號(hào)為等待信號(hào),GPIF可連續(xù)采樣RDY信號(hào)。通常用來(lái)等待指定信號(hào)的某個(gè)狀態(tài)出現(xiàn),以確定GPIF下一步動(dòng)作。CTL信號(hào)為控制輸出信號(hào)。通常用作選通信號(hào)、非總線輸出信號(hào)以及產(chǎn)生簡(jiǎn)單的脈沖信號(hào)[3]。 CY7C68013在高速模式下,發(fā)送數(shù)據(jù)的碼率可達(dá)到480 Mb/s,因此可將20 MB/s的實(shí)時(shí)圖像數(shù)據(jù)實(shí)時(shí)地傳送給計(jì)算機(jī)[2]。
              本系統(tǒng)的USB傳輸部分主要實(shí)現(xiàn)將計(jì)算機(jī)發(fā)出的控制命令及實(shí)時(shí)圖像數(shù)據(jù)發(fā)送給FPGA,并將回讀的實(shí)時(shí)圖像數(shù)據(jù)發(fā)送給計(jì)算機(jī)。計(jì)算機(jī)發(fā)送的命令信號(hào)通過(guò)CY7C68013的PE端口傳送給FPGA,實(shí)時(shí)圖像數(shù)據(jù)通過(guò)CY7C68013的GPIF接口發(fā)送給FPGA或上傳給計(jì)算機(jī)。由于USB與FPGA的傳輸速度不一致,所以還應(yīng)在FPGA中設(shè)置兩個(gè)軟FIFO,分別用于圖像數(shù)據(jù)的上傳與下發(fā)。
            3.2 LVDS數(shù)據(jù)發(fā)送與接收部分
              本系統(tǒng)采用美國(guó)TI公司的10位總線型LVDS芯片SN65LV1023A和SN65LV1224A實(shí)現(xiàn)實(shí)時(shí)圖像的高速數(shù)據(jù)傳輸和回采。兩者發(fā)送和接收10 bit并行數(shù)據(jù)的速率在10 MHz~60 MHz之間。由于數(shù)據(jù)在并串轉(zhuǎn)換時(shí),SN65LV1023A會(huì)自動(dòng)加上1位起始位和1位停止位,則串行數(shù)據(jù)發(fā)送的實(shí)際速率為120 Mb/s~792 Mb/s之間。LVDS串行器和解串器都需一個(gè)外部時(shí)鐘。只有這兩個(gè)外部時(shí)鐘頻率同步時(shí),串行器和解串器才能正常通信。利用FPGA內(nèi)部時(shí)序邏輯,完全能夠解決工作時(shí)鐘頻率同步的問(wèn)題。


            上一頁(yè) 1 2 下一頁(yè)

            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉