在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 測試測量 > 設計應用 > 基于CPLD的多路數(shù)據(jù)采集系統(tǒng)的設計

            基于CPLD的多路數(shù)據(jù)采集系統(tǒng)的設計

            作者: 時間:2011-02-14 來源:網(wǎng)絡 收藏

            3 電路的VHDL描述
            數(shù)據(jù)采集控制電路、數(shù)據(jù)處理電路均是使用硬件描述語言VHDL(Very High Speed Integrated Circuit Hatdware Description Langu-age)設計而成。例如:數(shù)據(jù)采集控制模塊設計如下:
            e.JPG
            VHDL語言具有多層次的電路設計描述功能,既可描述級電路,也可以描述門級電路;描述方式既可以采用行為描述、寄存器傳輸描述或者結構描述,也可以采用三者的混合描述方式。VHDL語言的強大描述能力還體現(xiàn)在它具有豐富的數(shù)據(jù)類型,采用VHDL語言描述硬件電路時,設計人員并不需要首先考慮選擇進行設計的器件。這樣做的好處是可以使設計人員集中精力進行電路設計的優(yōu)化,而不需要考慮其他的問題。當硬件電路的設計描述完成以后,VHDL語言允許采用多種不同的器件結構來實現(xiàn)。

            4 的波形仿真
            在數(shù)據(jù)處理電路中,當gate=‘1’,整個器件處于數(shù)據(jù)采集及處理模式,選擇不同的工作方式,即fun值,可實現(xiàn)不同的數(shù)據(jù)處理,當do為O時,其波形仿真如圖5所示。從仿真波形中可以看出輸入數(shù)據(jù)等于輸出數(shù)據(jù),在通過輸出運放,使輸出值增大2倍,從而使輸出數(shù)據(jù)為輸入數(shù)據(jù)的2倍。

            g.JPG


            在數(shù)據(jù)處理電路中,當gate=‘0’,整個器件處于循環(huán)檢測的模式,當輸入數(shù)據(jù)超出預設值時就進行報警,即alm=‘1’,當無輸入值大于預設值時,就進行循環(huán)檢測。其波形仿真如圖6所示。

            h.JPG

            5 結語
            設計了基于的多路異步數(shù)據(jù)采集,系統(tǒng)中使用狀態(tài)機控制數(shù)據(jù)的采集,使用ADC0832進行數(shù)/模轉換。同時利用強大的數(shù)字處理功能和高密集成的特點,降低了硬件的成本,簡化了電路設計,并配合軟件增加了系統(tǒng)的靈活性和可擴充性,具有很好的經(jīng)濟效益和社會效益。


            上一頁 1 2 3 下一頁

            評論


            相關推薦

            技術專區(qū)

            關閉