在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 測試測量 > 設(shè)計(jì)應(yīng)用 > DDR SDRAM在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

            DDR SDRAM在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

            作者: 時(shí)間:2011-05-11 來源:網(wǎng)絡(luò) 收藏

            (1)主狀態(tài)機(jī)模塊則是根據(jù)接收到的命令控制狀態(tài)

            機(jī)的動(dòng)作,通過翻譯控制信號(hào)控制內(nèi)部狀態(tài)機(jī)產(chǎn)生控制的正確時(shí)序信號(hào),這一部分是主控制模塊的關(guān)鍵和難點(diǎn),能否正確控制的操作完全集中在此模塊

            (2)外部刷新模塊是輔助主狀態(tài)機(jī)模塊控制處于空閑狀態(tài)時(shí)的定時(shí)刷新

            (3)地址發(fā)生模塊的作用是根據(jù)所接收由主控狀態(tài)機(jī)發(fā)送來的內(nèi)部命令產(chǎn)生所對應(yīng)的地址,然后將命令和對應(yīng)的地址同步發(fā)送給命令發(fā)送模塊

            (4)命令發(fā)生模塊是與DDR芯片的接口部分,其將從地址模塊發(fā)送來的具體命令解釋成DDR所需的命令信號(hào)和控制信號(hào)以及所需的地址信號(hào)(AO~A12,BA0,BAl)

            4 的結(jié)構(gòu)設(shè)計(jì)

            為了能更清楚地了解DDR在中的應(yīng)用,這里將對基于CPCI總線的結(jié)構(gòu)進(jìn)行描述高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)框圖如圖3所示

            外部信號(hào)首先經(jīng)過模擬通道的調(diào)理達(dá)到A/D芯片的輸入要求,再通過A/D芯片將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)送人FPGA處理當(dāng)處理器發(fā)出寫命令時(shí),把數(shù)字信號(hào)在FIFO內(nèi)部進(jìn)行緩存再送入DDR進(jìn)行存儲(chǔ).如果A/D的采樣速率為200 MSa/s,則可以使用133 MHz時(shí)鐘速率的DDR芯片即可達(dá)到要求但是在內(nèi)部進(jìn)行緩存時(shí)存在一個(gè)問題,就是寫入F1F()的時(shí)鐘速率大于讀取FIFO的時(shí)鐘速率,這樣就會(huì)導(dǎo)致從A/D采樣過來的信號(hào)不能完整地存儲(chǔ)

            在這種情況下通常采用數(shù)據(jù)分流的方式進(jìn)行解決,即把采人FPGA的200 MHz的數(shù)據(jù)流分成2路100 M的數(shù)據(jù)流,分別存入相應(yīng)的FIFO內(nèi)再以133 MHz的時(shí)鐘速率讀出送DDR進(jìn)行存儲(chǔ),這樣就可以對信號(hào)進(jìn)行完整的存儲(chǔ)當(dāng)然存儲(chǔ)過程還要通過DDR的控制模塊和FPGA內(nèi)部自帶的1P核的配合才能夠完成同理,當(dāng)處理器發(fā)出瀆命令時(shí),在DDR控制模塊的控制下將DDR內(nèi)部數(shù)據(jù)讀回FPGA內(nèi)部,再次通過FIFO進(jìn)行緩存通常采用40 M的時(shí)鐘速率將數(shù)據(jù)送回處理器處理,從DDR寫回FPGA的數(shù)據(jù)流時(shí)鐘速率為133 M,而從FIFO讀}IJ數(shù)據(jù)的時(shí)鐘速率為40 M;同樣存在著寫入FIFO的時(shí)鐘速率大于讀取的時(shí)鐘速率的現(xiàn)象,但足這里不仔在數(shù)據(jù)丟火的問題,岡為前端的分流處理已經(jīng)保證了數(shù)據(jù)的完整性這里只需對FIFO及DDR進(jìn)行控制,即對FIFO的使用率做一個(gè)控制,當(dāng)FIFO的使用率大于某一值時(shí),停止從DDR中讀取數(shù)據(jù);當(dāng)小于這個(gè)值時(shí),繼續(xù)從DDR中讀取數(shù)據(jù)這樣就有足夠的數(shù)據(jù)可進(jìn)行分析處理,從而重現(xiàn)信號(hào)特征

            5 結(jié) 語

            DDR在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有很大的實(shí)際意義,他提高了系統(tǒng)的可靠性和數(shù)據(jù)的存儲(chǔ)深度,在一定程度上有效地減小了電路設(shè)計(jì)的尺寸DDR已經(jīng)被應(yīng)用于視頻采集、內(nèi)存設(shè)計(jì)等多個(gè)領(lǐng)域其關(guān)鍵技術(shù)是DDR時(shí)序控制模塊的設(shè)計(jì)


            上一頁 1 2 下一頁

            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉