在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 基于CPCI和光纖接口的數(shù)據(jù)采集卡設(shè)計與實現(xiàn)

            基于CPCI和光纖接口的數(shù)據(jù)采集卡設(shè)計與實現(xiàn)

            作者: 時間:2012-06-18 來源:網(wǎng)絡(luò) 收藏

            2.4 SRAM讀寫設(shè)計
            RAM有多種寫的模式,可以按位擦寫也可以按區(qū)塊擦寫。本系統(tǒng)選用相對簡單快速的連續(xù)寫的模式,此種模式需要一開始就向RAM依次寫入控制字,然后每個時鐘信號寫入一個字。讀操作只要各控制線置位正確讀取相應(yīng)地址位的數(shù)據(jù),不需輸入控制序列脈沖通過CE的變化來判斷讀。
            RAM的讀操作時序如圖4所示。

            本文引用地址:http://www.biyoush.com/article/193717.htm

            d.JPG


            2.5 FPGA控制程序的設(shè)計
            如前面所述,F(xiàn)PGA主要完成時序協(xié)調(diào)和傳輸控制以及數(shù)據(jù)流的串/并轉(zhuǎn)換和緩存,如圖5所示。
            FPGA選用Altera公司的StratixⅡGX系列,內(nèi)部帶有高速收發(fā)通道,可支持高速串行數(shù)據(jù)的傳輸;有多達(dá)20個嵌入3.125 Gb/s收發(fā)器和45個差分I/O,適合于高吞吐量的數(shù)據(jù)通道,包括高速背板和芯片間通信。該系列器件的嵌入收發(fā)器模塊采用通用技術(shù)和一些需要時鐘數(shù)據(jù)恢復(fù)(CDR)技術(shù)的新興接口之間接收和發(fā)送數(shù)據(jù)。每個收發(fā)器模塊具有四個全雙工通道串行編碼和同步數(shù)據(jù),在外部環(huán)境和StratixⅡGX器件
            通道之間傳送。StratixⅡGX器件支持多種協(xié)議,包括10 Gb以太網(wǎng)XAUI,InfiniBand和SONET/SDH。同時內(nèi)置高速DSP模塊,可實現(xiàn)快速的乘法操作及FIR濾波器等功能,便于進(jìn)行數(shù)據(jù)的快速處理。
            根據(jù)系統(tǒng)主要的功能,F(xiàn)PGA控制程序主要包括時鐘模塊、數(shù)據(jù)處理模塊、RAM讀寫控制模塊、總線控制模塊、模塊和其他接口控制等。
            時鐘模塊主要將輸入的時鐘信號進(jìn)行整形,并利用FPGA內(nèi)部的PLL,配置全局和局部時鐘,為各個模塊提供所需的時鐘信號。StratixⅡ GX FPGA系列具有8個鎖相環(huán)(PLL)和16個全局時鐘網(wǎng)絡(luò),提供含有多級時鐘結(jié)構(gòu)的完整時鐘管理解決方案。在本設(shè)計中,使用了Quartus軟件中內(nèi)置的PLL模塊,以簡化設(shè)計。圖6為PLL模塊部分。

            f.JPG


            數(shù)據(jù)處理模塊將各部分送來的數(shù)據(jù)進(jìn)行相應(yīng)的處理操作,包括指令譯碼、數(shù)據(jù)格式轉(zhuǎn)換等,是整個控制程序的核心。
            RAM讀寫模塊負(fù)責(zé)數(shù)據(jù)的存儲,根據(jù)數(shù)據(jù)處理模塊的命令,向RAM中寫入數(shù)據(jù)或者將RAM中的數(shù)據(jù)讀出并送往其他模塊。
            總線控制模塊負(fù)責(zé)FPGA和PCI9054接口芯片的通信,實現(xiàn)PCI本地端的時序控制,完成接收機(jī)測試數(shù)據(jù)和設(shè)置命令的傳輸?shù)取?br /> 模塊使用StratixⅡGX內(nèi)部的嵌入式千兆位收發(fā)器功能模塊,接收傳來的高速串行信號,同時在FPGA內(nèi)部實現(xiàn)自定義的收發(fā)協(xié)議,完成解包頭、解波門、分IQ路等功能。程序中使用了Quartus軟件中的ALTGXB模塊,部分設(shè)計如圖7所示。

            e.JPG


            除此之外,因為保留了一部分電接口,F(xiàn)PGA程序還有一個接口控制模塊,以實現(xiàn)原有的電接口相關(guān)功能,保證可以和較早型號的接收機(jī)測試系統(tǒng)保持兼容。



            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉