在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 模擬技術 > 設計應用 > 基于FPGA的可調信號源設計

            基于FPGA的可調信號源設計

            作者: 時間:2010-05-04 來源:網絡 收藏
            傳統(tǒng)產品級信號源往往只能產生單一信號,滿足不了科研和實際檢測的需要。尤其在復雜的航天環(huán)境實驗中,需要信號源能產生不同種類和參數可調的信號,作為系統(tǒng)自檢時的信號輸入,以此檢測目標設備的工作狀態(tài)和各項性能指標,為目標設備正常工作提供依據。
            現場可編程邏輯陣列器件()具有編程方便、高集成度、高可靠性等優(yōu)點。為了滿足科研和實際測試要求,本文設計了一種以、高速D/A為核心,能產生多路頻率可調信號的信號源系統(tǒng)。該系統(tǒng)中波形數據、控制命令字由上位機發(fā)出,通過控制在數據存儲器中存儲波形數據,并將波形數據讀出送入DAC進行數模轉換后得到相應的模擬信號波形及開關量的控制。利用上述方法設計的信號源,信號產生靈活、功能擴展方便、信號參數可調,實現了硬件電路的軟件化設計,具有特殊的現實意義和廣泛的應用前景[1]。
            1 系統(tǒng)設計
            本信號源系統(tǒng)主要由數據輸出(上位機軟件)、USB數據傳輸接口、數據緩沖與存儲(FIFO和SRAM)、控制部分(FPGA) 、數據的轉換及調理(DAC、跟隨器)及開關量的輸出等6個模塊組成。
            系統(tǒng)總體設計框圖如圖1所示,其具體工作流程為:PC機發(fā)送數據至USB單片機端點FIFO,當數據大小達到512 B時,數據自動打包后送入外部緩沖FIFO。FIFO是一種先進先出的數據緩存器,它與普通存儲器的區(qū)別在于沒有外部讀寫地址線,靠空/滿標志的產生來控制數據的寫入與讀出。在FPGA控制模塊中,當FPGA接收到FIFO半滿信號后,由FPGA控制將波形,數據存于SRAM中。然后FPGA控制波形數據從SRAM中取出后送D/A進行轉換,經數模轉換和調理電路后即得所需波形,或直接由FPGA將數據發(fā)送到繼電器來控制外部供電系統(tǒng)的開斷。

            本文引用地址:http://www.biyoush.com/article/188221.htm

            2 模塊設計
            2.1 USB傳輸部分

            USB 接口即“通用串行總線接口”,是應用于計算機領域的新型接口之一,它使得外圍設備與計算機的連接更加高效、便利。USB 接口不僅具有傳輸速率快、即插即用、支持熱插拔等特點,而且易于擴展,可以有效地解決計算機外圍接口不足的問題。隨著在工程實際中對數據傳輸的速率要求越來越高,傳統(tǒng)的串口、并口傳輸已經不能滿足數據傳輸速率的要求,而USB2.0 接口最高可達480 Mb/s 的高速傳輸速率,使得計算機和外圍設備之間的高速數據傳輸成為可能。同時,USB 接口設備的普及也促使其成為數據高速傳輸中設備連接的首選接口。
            本設計考慮了兩種USB2.0通信接口設計模式:(1) 基于USB 單片機的接口設計。例如以Cypress 公司開發(fā)的CY7C68013 單片機為控制核心而設計的USB 通訊接口;(2)基于協(xié)議轉換芯片的接口設計,例如以FTDI 公司推出的FT245BM 協(xié)議接口芯片為控制核心的USB 通信接口。
            (1)USB-單片機
            CY7C68013單片機[2]的GPIF接口有16位數據線、6個RDY信號和6個CTL信號。RDY信號用于對輸入的信號進行判斷, CTL用于輸出對外部器件的控制命令,16位數據線用于單片機與外部器件進行數據交換和傳輸。該芯片集成了51單片機內核、USB2.0收發(fā)器、串行接口引擎(SIE)、4 KB FIFO存儲器以及通用可編程接口等模塊,這些模塊保證了CY7C68013與DSP、ATA等外圍器件實現無縫、高速的數據傳輸。
            (2)USB-FIFO
            FT245BM是由FTDI公司推出的USB協(xié)議芯片。FT245BM內含2個FIFO數據緩沖區(qū)。一個是128 B的接收緩沖區(qū),另一個是384 B的發(fā)送緩沖區(qū)。它們用作USB數據與并行I/O口數據的交換緩沖區(qū)。FIFO是實現與外界(微控制器、FPGA或其他器件)數據互換的接口,它主要通過8根數據線DO~D7、讀寫控制線RD和WR以及FIFO發(fā)送緩沖區(qū)空標志TXE和FIFO接收緩沖區(qū)非空標志RXF來完成數據的交互。FT245BM與FPGA之間的邏輯連接圖如圖2所示。


            上一頁 1 2 下一頁

            關鍵詞: FPGA 可調信號源

            評論


            相關推薦

            技術專區(qū)

            關閉