一種用VHDL設計實現(xiàn)的有線電視機頂盒信源發(fā)生
VHDL是隨著可編輯邏輯器件(PLD)的發(fā)展而發(fā)展起來的一種硬件描述語言。它是1980年美國國防部VHSIC(超高速集成電路)計劃的一部分,并于1986年和1987年分別成為美國國防部和IEEE的工業(yè)標準。作為一種硬件設計時采用的標準語言,VHDL具有極強的描述能力,能支持系統(tǒng)行為級、寄存器傳輸級和門級三個不同層次的設計,這樣設計師將在TOP-DOWN設計的全過程中均可方便地使用同一種語言。而且,VHDL設計是一種“概念驅(qū)動式”的高層設計技術,設計人員毋需通過門級原理圖描述電路,而是針對目標進行功能描述,由于擺脫了電路細節(jié)的束縛,設計人員可以專心于設計方案和構思上,因此設計工作省時省力,加快了設計周期,并且工藝轉(zhuǎn)換變得輕松。VHDL設計技術對可編程專用集成電路(ASIC)的發(fā)展起著極為重要的作用。
本文引用地址:http://www.biyoush.com/article/187654.htm自從微軟提出“維納斯”計劃后,機頂盒便成為信息產(chǎn)業(yè)追逐的主要目標,也是信息家電中的主流產(chǎn)品。各國都在加緊對機頂盒的開發(fā),我國也提出了相應的“女媧”計劃,全國許多科研單位與生產(chǎn)廠家都在進行這方面的研究。由于我國有線電視資源豐富,市場前景很大,因而對有線電視機頂盒的研究也就格外引人注目。然而,由于我國還未完全開展數(shù)字電視業(yè)務,因而在機頂盒的調(diào)試過程中,要找到合適的信號源是很不容易的,不得不采用通過計算機輸出標準視頻碼流的方式來實現(xiàn)??纱蠖鄶?shù)計算機EISA總線并行輸出的數(shù)據(jù)速率都難以滿足實際工作的需要。雖然EISA總線可以一次輸出16位并行數(shù)據(jù),但這對于一次只能處理8位并行數(shù)據(jù)的器件來說,仍需要一個轉(zhuǎn)換過程。本文介紹了一種數(shù)據(jù)格式轉(zhuǎn)換的設計方案。該方案采用VHDL對一塊CPLD芯片進行編程,使其實現(xiàn)從16位并行數(shù)據(jù)到8位并行數(shù)據(jù)的轉(zhuǎn)換,并將EISA口的數(shù)據(jù)輸出速率提高一倍,達到信源要求。
評論