在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 模擬技術 > 設計應用 > 基于NCOIPcore的Chirp函數(shù)實現(xiàn)設計

            基于NCOIPcore的Chirp函數(shù)實現(xiàn)設計

            作者: 時間:2011-02-21 來源:網(wǎng)絡 收藏

            本文引用地址:http://www.biyoush.com/article/187614.htm

            在設計中,通過不同時間點向頻率控制字寄存器寫入不同的地址信號驅(qū)動,使存儲器輸出不同的頻率控制字驅(qū)動NCO IP Core,產(chǎn)生不同的頻率信號輸出。該設計中采用兩個計數(shù)器級聯(lián)作為驅(qū)動單元,首先第一級計數(shù)器將鐘頻率降至需要的輸出某頻點的穩(wěn)定時間范圍,將第一級計數(shù)器的進位端作為第二級計數(shù)器的時鐘輸入端;第二級計數(shù)器的作用是,產(chǎn)生地址信號以驅(qū)動頻率控制字存儲器輸出相應的控制字,當前級進位信號有效時該計數(shù)器輸出加“1”。以達到改變頻率輸出的目的,其連接電路圖如圖9所示。

            4 仿真與驗證

            將該設計通過將程序下載到Altera公司生產(chǎn)的DSP開發(fā)板(型號DK-DSP-2C70N)中進行仿真,其核心FPGA(型號為EP2C70F672C6)的資源使用情況如圖10所示。

            并通過該開發(fā)板上D/A轉(zhuǎn)換器輸出模擬波形(只截取了4個時刻的圖樣)如圖11所示。

            通過圖11可以看出該設計能很好地完成掃頻輸出的功能,并且雜波分量很小,干擾很小。

            5 結 語

            該設計通過采用技術成熟的NCO IP Core完成,其優(yōu)勢在于:

            (1)利用了成熟的FPGA知識產(chǎn)權技術,使得設計更加簡便并易于移植;
            (2)利用NCO IP core的高穩(wěn)定性,使得的各項噪聲較之于其他設計更小,有利于對射電天文這樣微弱信號的處理,減少了處理帶來的各種噪聲。


            上一頁 1 2 下一頁

            評論


            相關推薦

            技術專區(qū)

            關閉