在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 雷達(dá)目標(biāo)模擬器的DSP軟件設(shè)計

            雷達(dá)目標(biāo)模擬器的DSP軟件設(shè)計

            作者: 時間:2011-07-26 來源:網(wǎng)絡(luò) 收藏

            2.2 寬帶目標(biāo)回波產(chǎn)生
            寬帶目標(biāo)回波的產(chǎn)生通過對預(yù)先存儲在存儲器中的寬帶LFM的基帶分量和目標(biāo)特征參數(shù)直接計算,實時生成多散射點(diǎn)合成目標(biāo)的波形數(shù)據(jù)實現(xiàn)。如圖4所示,寬帶分系統(tǒng)中的所有信號都與試驗系統(tǒng)的參考信號同步,保證回波信號與系統(tǒng)相參,實現(xiàn)正確的模擬。

            本文引用地址:http://www.biyoush.com/article/187423.htm

            d.JPG


            輸出寬帶目標(biāo)回波信號前,在計算機(jī)上加載輸出目標(biāo)散射點(diǎn)的運(yùn)動軌跡參數(shù)和目標(biāo)特性文件。當(dāng)雷達(dá)系統(tǒng)發(fā)射寬帶LFM信號時,寬帶目標(biāo)回波的基帶數(shù)據(jù)由計算并加載到任意波形發(fā)生器(AWG)的存儲器中。DMU產(chǎn)生寬帶分系統(tǒng)的延時觸發(fā)脈沖和波形選擇信號,控制AwG輸出模擬基帶回波信號,將該基帶信號進(jìn)行正交調(diào)制后,通過上變頻就得到寬帶信號的目標(biāo)回波。目標(biāo)特征數(shù)據(jù)通過CompactPCI總線加載到中參與波形計算。
            寬帶回波信號的更新率決定于AWG的數(shù)據(jù)更新率。這種數(shù)字方法原理簡單,模擬目標(biāo)靈活,精度非常高,信號質(zhì)量較高。缺點(diǎn)是成本較高,實時性受硬件速度、波形復(fù)雜度等限制,不容易提高。

            e.JPG


            如圖5所示,模塊中有兩個TMS320C6455高性能DSP、存儲器和大規(guī)模FPGA,完成特征數(shù)據(jù)接收、波形計算更新和數(shù)據(jù)傳輸?shù)裙δ?,是AWG的核心控制部分。AWG模塊的FPGA采用Xilinx公司的XC4VLX25-FF668。IQ信號通路的DAC選用兩片Atmel公司的1GHz 10位TS86101G2B,且兩路DAC相互獨(dú)立且保持信號的同步。其單路瞬時帶寬可達(dá)400 MHz,與正交調(diào)制器配合可輸出復(fù)雜的調(diào)制信號。

            3 系統(tǒng)工作流程
            系統(tǒng)初始化完成后,設(shè)備進(jìn)行加電自檢。自檢通過后由系統(tǒng)操作員進(jìn)行仿真場景文件加載,包括系統(tǒng)參數(shù)、目標(biāo)數(shù)量、軌跡、目標(biāo)特性等。啟動仿真后,模擬系統(tǒng)中的寬帶和窄帶分系統(tǒng)是同時工作的,受基帶分系統(tǒng)中的DMU的控制,如圖6所示。

            f.JPG



            4 DSP軟件實現(xiàn)
            4.1 基帶分系統(tǒng)的數(shù)字管理單元
            DMU是系統(tǒng)的核心控制單元。DMU采用CompactPCI接口,板載總?cè)萘?百萬門的Xilinx Vhrex-2Pro FPGA,所采用的DSP為TI的TMS320C6416系列,處理器頻率為600 MHz,同時板上提供了1 GB大容量的DDR存儲器。



            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉