在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于IDDR的亞穩(wěn)態(tài)問題解決方案介紹

            基于IDDR的亞穩(wěn)態(tài)問題解決方案介紹

            作者: 時(shí)間:2012-08-18 來源:網(wǎng)絡(luò) 收藏

             只需少量代碼

            本文引用地址:http://www.biyoush.com/article/185903.htm

              在《Virtex-4用戶指南》的328~329頁,舉例說明采用VHDL和Verilog語言編寫的原語的例化。以下采用Verilog語言的原碼例化的典型實(shí)例:

              defparam _INT2.DDR_CLK_EDGE = SAME_EDGE_PIPELINED;

              defparam IDDR_INT2.INIT_Q1 = 1'b1;

              defparam IDDR_INT2.INIT_Q2 = 1'b1;

              defparam IDDR_INT2.SRTYPE = SYNC;

              IDDR IDDR_INT2( .Q1(sync_data),

              .Q2(signal_noload), .C(CLK_2X),

              .CE(1'b1), .D(async_data),.R(), .S());

              在圖3中看到全新的布局圖。 用這種方法將寄存器鏈放置在兩個(gè)單元:前兩個(gè)寄存器放置在ILOGIC單元中,另一個(gè)寄存器則放置在SLICE單元中(這里選擇的鏈具有3個(gè)寄存器和2個(gè)不同的時(shí)鐘,其中一個(gè)時(shí)鐘速度是另一個(gè)的兩倍)。

              

              圖3 顯示IDDR替代的同步器鏈

              整體而言,問題會(huì)給設(shè)計(jì)帶來不便,但采用一些快速便捷的解決(如以一種新的方式使用IDDR原語)就能大幅降低設(shè)計(jì)發(fā)生問題的幾率。大家應(yīng)在創(chuàng)建設(shè)計(jì)時(shí)就采用上述方法,而不應(yīng)事后亡羊補(bǔ)牢,這樣就能創(chuàng)建出既能靈活應(yīng)對亞穩(wěn)性問題,而且所占面積、性能和成本又得到優(yōu)化的架構(gòu)。


            上一頁 1 2 下一頁

            關(guān)鍵詞: IDDR 亞穩(wěn)態(tài) 方案

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉